前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >Nokia Bell Labs:可编程光子锁存器

Nokia Bell Labs:可编程光子锁存器

作者头像
光芯
发布于 2025-04-08 13:29:05
发布于 2025-04-08 13:29:05
700
举报
文章被收录于专栏:光芯前沿光芯前沿

原文链接:https://doi.org/10.1364/OE.536535

在现代科技领域,电子平台长期以来支撑着计算和通信资源的需求增长,但随着发展,其在吞吐量和能源效率方面的提升愈发困难,例如电传输线的固有损耗使数据传输成本高昂,数字处理器的时钟频率限制了计算吞吐量。而光学技术凭借大带宽、低损耗传输、多种复用方案以及芯片集成和封装的进步,展现出解决这些问题的潜力。不过,光学技术在数据存储方面进展缓慢,目前光学处理器中的数据存储主要依赖电子存储器,这涉及光 - 电、模拟 - 数字转换以及数据在处理器和存储器间的传输,降低了能源效率,增加了处理延迟,还使系统集成和封装变得复杂。因此,开发能直接在光域存储和检索数据的光学随机存取存储器(RAM)至关重要。

◆ 基于通用逻辑门的光子锁存存储单元

该研究提出了一种基于通用光逻辑门(UOLGs)的可扩展集成光子置位 - 复位锁存器(SR latch)作为光学静态存储单元,UOLGs采用NOR和NAND门 。

◆光学NOR和NAND门的架构与原理

光学NOR门的实现基于微环调制器(MRM)的非线性电光响应,其架构如图2(a)所示。两个波长为λ0的光输入A和B分别耦合到MRM A和MRM B,初始时,MRMs的谐振波长对称分布在λ0两侧。每个MRM后会分出一小部分光信号到光电探测器(PD),产生的两个光电流相减,电流差Idiff =IA-IB经限幅放大器1(LA1)放大后驱动MRM A和MRM B。剩余光信号经Y分支结合并,根据输入A和B的逻辑状态,MRM A和MRM B的谐振波长会发生偏移。

当Idiff>0(即A为高电平,B为低电平)时,MRM B的谐振波长与λ0对齐,MRM A失谐,导致B进一步衰减;反之,Idiff<0时,A衰减。

当两个输入均为高电平或低电平时,Y分支输出也相应为高电平或低电平,这就实现了光逻辑OR操作。

为实现NOR功能,需进行逻辑NOT操作,通过带有独立光源(波长为λ0)的MRM C来完成。当OR输出为高电平时,MRM C的谐振波长与λ0对齐,信号发生大幅衰减,输出低电平;OR输出为低电平时,MRM C谐振波长不变,输出高电平,从而实现NOR功能。

光学NAND门的架构与NOR门类似,如图2(c)所示。不同之处在于,MRMs A和B初始时谐振波长均与λ0对齐,且是将两个光电流相加Isum=IA+IB。当两个输入都为高电平时,Isum最大,使MRMs A和B失谐,Y分支输出高光功率;其他输入情况下,Isum不足以使MRMs失谐,Y分支输出跟随输入的最小值,实现逻辑AND操作。再通过类似的NOT门对AND输出取反,得到NAND输出。

◆SR锁存器的形成与功能

通过使用两个NOR或NAND门,可形成SR锁存器存储单元,图2(e)展示了其顶层示意图和真值表。在本研究中,采用两个NOR门来展示锁存器功能,图2(f)为基于两个NOR门的光学SR锁存器架构,其置位、复位以及两个互补输出Q和Q*均在光域完成。锁存器的响应时间取决于MRM和PD的电光和光电带宽。

◆可编程光子平台上的光存储器

为验证概念,研究使用了iPronics SmartLight处理器这一商用平台,对光子NOR和NAND门进行实验验证,并利用其逼真模拟器对SR锁存器存储单元进行模拟。

◆NOR/NAND门的实验实现

在可编程MZI网格硬件(硅光子芯片)上实现光学NOR/NAND门,如图3(a)所示。每个2×2 MZI由两个50/50定向耦合器和两个热相移器组成,可通过Python编写的控制软件编程为0到1之间的任意分光比。MZI长811μm,平均插入损耗约0.5dB。实验中,激光源设置在1550nm,耦合到网格输入端口的光功率约为 -5dBm。输入光经分光器1分成两部分,70%作为NOT功能的信号光(红色信号路径),其余用于生成逻辑输入(绿色信号路径)。分光器2用于生成逻辑输入A和B,通过编程分光比可产生各种逻辑输入组合。实验结果如图3(b)所示,垂直轴表示归一化输出光功率,水平轴表示输入数据索引,NOR/NAND输出的峰值光功率约为 -10.5dBm。通过在输入信号中添加任意幅度变化,验证了UOLG操作的稳健性,即便存在变化,两个门在所有输入场景下都能生成正确的逻辑输出。

◆ SR锁存器的模拟实现

由于当前可用硬件网格尺寸限制,只能容纳一个UOLG,因此使用SmartLight处理器提供的具有更大网格尺寸(MZI数量是硬件的两倍多)的逼真模拟器来实现SR锁存器。在模拟器中,使用一个光输入实现锁存器,如图4(a)所示。分光器1 - 3生成供应光1、2以及置位和复位信号,置位和复位状态由两个可变衰减器控制。MRMs C1和C2执行NOT功能,MRMs A1、B1、A2和B2生成OR1和OR2输出。通过监测MRM C1和C2后的分光器得到锁存器输出Q和Q*。图4(b)展示了锁存器的模拟结果,生成了十一种不同的输入组合来设置、复位和保持锁存器输出,相应的互补锁存器输出(归一化)显示,置位、复位和锁存/保持状态分别用蓝色、红色和绿色阴影表示。结果表明,该可编程光子存储单元能准确执行置位、复位和锁存/保持功能,即便在置位和复位信号中添加幅度变化,锁存器输出仍能保持准确的逻辑电平。

◆研究总结与展望

与以往光存储器相比,该研究提出的光子锁存器在多个方面具有优势。从架构可扩展性来看,它与硅光子平台兼容,无需额外材料系统和后处理,可低成本大规模制造,且电子和光子组件的单片集成工艺能进一步减小尺寸、提高可扩展性和效率。在响应时间和能耗方面,使用高速电光调制器和探测器可实现数十皮秒的存储响应时间,且激光每比特能量消耗可忽略不计,整体功耗效率主要由电子电路决定,约为400fJ/bit(四个驱动器),相比之下,电子存储器的数据转换和传输会带来至少3.5pJ/b的能量开销。

虽然该锁存器的电子和光子芯片面积大于典型数字电子锁存器,但皮秒级响应时间以及减少数据转换和传输的优势,使其成为直接临时光数据存储的有前景的互补存储器。此外,每个存储单元独立的供应光可维持特定光功率范围,有利于大规模系统构建;MRMs的波长选择性使其与波分复用(WDM)方案兼容,可实现并行处理,通过多个不同谐振波长的MRMs,能在单个锁存单元中存储多个数据位。

这项研究提出并演示了基于通用光逻辑门的光子SR锁存器作为光存储单元,在iPronics SmartLight可编程硅光子平台上实验演示了光子NOR和NAND门,并在模拟器中展示了锁存器的所有功能。光数据存储是光处理系统面临的主要挑战之一,该研究为可扩展的解决方案迈出了重要一步,有望与现有和未来的集成光子处理器协同设计和集成,推动光处理系统的进一步发展。

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2025-02-12,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 光芯 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
从IM-DD到相干传输:微环调制器突破技术瓶颈,实现1Tb/s净速率与5Tbps/mm带宽密度
      2025年6月3日,《Nature Photonics》杂志刊发了加拿大拉瓦尔大学(Université Laval)电气与计算机工程系Shi Wei团队的创新研究成果,论文题为《微环调制器的超快相干动力学》。该团队通过系统性实验与理论分析,在微环调制器技术上取得重大突破,为光通信领域带来了全新的发展方向。
光芯
2025/06/15
1330
从IM-DD到相干传输:微环调制器突破技术瓶颈,实现1Tb/s净速率与5Tbps/mm带宽密度
NUS &amp; Marvell:基于FeFET+铌酸锂调制器的大规模光电混合存算架构
      在2025 Symposium on VLSI Technology and Circuits会议上,新加坡国立大学NUS、新加坡下一代混合微电子中心与Marvell发表了一项光电混合存内计算的研究。该研究提出一种双晶体管单调制器(2T1M)光电混合存算阵列,通过光学位元线(bitline)规避传统电位元线的IR损耗与电容负载问题:利用工作在亚阈值区域的铁电场效应晶体管(FeFET)存储器执行点积运算,经光信号相位调制实现结果求和,并采用低损耗铌酸锂(LNOI)调制器实现高效电光转换,通过共享MZI对光子波导BL进行读取以最大化列布局效率。该架构通过消除电BL的IR损耗,可支持高达3750kb的阵列规模,在大规模ALBERT Transformer模型上,该架构仿真上可实现93.3%的推理精度,与全GPU实现相当,显著超越传统CIM设计的48.3%。此外,通过消除大规模矩阵分解和重复外围电路的需求,能效提升超过3倍,达167 TOPS/W。
光芯
2025/06/20
270
NUS &amp; Marvell:基于FeFET+铌酸锂调制器的大规模光电混合存算架构
IEDM 2024:台积电的硅光(高性能工艺平台、CPO、光计算) 进展(一)
台积电在IEDM 2024会议上有好多论文,其中硅光的也有好几篇,看了之后还是很震撼的。
光芯
2025/04/08
3330
IEDM 2024:台积电的硅光(高性能工艺平台、CPO、光计算) 进展(一)
激光器的线宽和带宽
激光器的线宽和带宽名字很相近,但是表示的意思差很大的。首先看线宽,线宽比较好理解,就是激光光谱的半峰全宽。
用户2760455
2022/06/08
4.2K0
激光器的线宽和带宽
OFC 2025预热(二):短距光互连的明星初创公司们
今天来看看OFC 2025上那些明星初创公司都介绍了哪些有意思的进展。主要介绍的公司之前都有陆续写过,包括Ayar labs,、Lightmatter、Celestial AI、OpenLight、Xscape、Lucidean等。Lightmatter和Celestial AI的验证结果展示感觉是脚步最快、最惊艳的(也体现到他们的融资上),Ayar Labs在瞄准大规模制造优化耦合封装方案,而Xscape、Lucidean公司也有了不俗的进展,Nubis展示了新的应用场景,奇点光子开始露面,Openlight平台在持续演进,昨天Tower新闻稿提到的400G/lane技术看会不会在会场有介绍。
光芯
2025/04/08
3830
OFC 2025预热(二):短距光互连的明星初创公司们
光子存内计算硬件架构:从相变材料到非互易磁光材料的可扩展之路
      本报告是匹兹堡大学Nathan Youngblood助理教授团队,针对光子存算一体架构的可扩展性难题,基于非易失性光学材料展开的前沿技术分享,题目为Scalable Architectures for Photonic Compute-In-Memory Using Nonvolatile Optical Materials
光芯
2025/06/11
1010
光子存内计算硬件架构:从相变材料到非互易磁光材料的可扩展之路
IMEC:可编程硅光子调制器实现强度与相位响应全局优化
◆引言 在集成光子系统中,电光调制器(E/O Modulator)是光通信、微波光子学、LiDAR等领域的核心器件,其性能直接决定了系统的带宽、线性度与动态范围。然而,传统调制器(如基于载流子耗尽的pn结调制器、微环调制器MRM、SiGe电吸收调制器EAM)受限于物理机制与工艺缺陷,往往在强度调制(IM)与相位调制(PM)之间难以兼顾,且存在非线性失真、插入损耗高、波长敏感性等问题。例如: - pn结调制器:相位调制伴随寄生强度调制(Spurious IM),导致信号失真; - MRM:高带宽但波长敏感,且响应为非线性Lorentzian曲线; - SiGe EAM:紧凑但调制效率低,消光比不足。 针对这些挑战,根特大学团队提出了一种电路级可编程调制器设计,通过将现有调制器嵌入可调谐马赫-曾德尔干涉仪(MZI)中,通过调整该MZI的静态传输响应,可以补偿嵌入式调制器电光响应中的缺陷,根据应用需求实现改进的调制响应曲线、更低的插入损耗、更高的调制效率或更高的无杂散动态范围。如果嵌入式调制器组件可以提供较大的相位调制,可编程调制器电路可以调整为作为强度调制器、相位调制器,或者两种调制方式的组合来工作。实验表明,该设计在SFDR(无杂散动态范围)、消光比、线性度等关键指标上均突破现有记录。
光芯
2025/04/08
1500
IMEC:可编程硅光子调制器实现强度与相位响应全局优化
SR锁存器与D锁存器设计与建模
锁存器和触发器是构成时序逻辑电路的基本逻辑单元,它们具有存储数据的功能。 每个锁存器或触发器都能存储1位二值信息,所以又称为存储单元或记忆单元。 若输入信号不发生变化,锁存器和触发器必然处于其中一种状态,且一旦状态被确定,就能自行保持不变,即长期存储1位二进制数。 电路在输入信号的作用下,会从一种稳定状态转换成为另一种稳定状态。
timerring
2023/02/24
2K0
SR锁存器与D锁存器设计与建模
Xilinx逻辑单元-ug474笔记
CLB的全称为CLB,是实现顺序和组合逻辑的主要逻辑单元,提供高性能的FPGA逻辑,每个CLB包含两片Slice,每个CLB都连接到一个开关矩阵,如下图所示:
根究FPGA
2020/06/30
1.4K0
Xilinx逻辑单元-ug474笔记
《微机原理与接口技术》简答题总结及答案_微机原理与接口技术试题及答案
8086/8088、寻址方式、汇编指令、转移指令、中断、8253、8255、8259 必须知道的基础就不标★了 PDF打印版下载:微机原理简答题整理PDF版
全栈程序员站长
2022/11/10
1.9K0
《微机原理与接口技术》简答题总结及答案_微机原理与接口技术试题及答案
触发器与锁存器
触发器(Flip-Flop,简称为FF),也叫双稳态门,包含两种状态,保持态和转化态,在保持态下输出会维持在当前状态不改变,而在转化态下输出会按规律改变。
根究FPGA
2020/06/30
1.5K0
触发器与锁存器
数字电子技术课程设计八路抢答器报告_八路抢答器课程设计参考
做的东西还是有一些bug,到最后答辩完事之后就开始复习期末考试了,没时间再整 有错误请指正
全栈程序员站长
2022/11/01
1.2K0
数字电子技术课程设计八路抢答器报告_八路抢答器课程设计参考
数字IC设计经典笔试题之【IC设计基础】
近年来,国内的IC设计公司逐渐增多,IC公司对人才的要求也不断提高,不仅反映在对相关项目经验的要求,更体现在专业笔试题目难度的增加和广度的延伸。为参加数字IC设计公司的笔试做准备,我们需要提前熟悉那些在笔试中出现的经典题目。
数字芯片社区
2020/07/20
1.4K0
单片机基础知识整理
MSC-51单片机指以8051为核心的单片机,由美国的Intel公司在1980年推出,80C51是MCS-51系列中的一个典型品种;其它厂商以8051为基核开发出的CMOS工艺单片机产品统称为80C51系列。
Twcat_tree
2022/11/30
1.4K0
单片机基础知识整理
嵌入式基础概念扫盲(2)
晶体振荡器是指从一块石英晶体上按一定方位角切下薄片(简称为晶片),石英晶体谐振器,简称为石英晶体或晶体、晶振;而在封装内部添加IC组成振荡电路的晶体元件称为晶体振荡器。其产品一般用金属外壳封装,也有用玻璃壳、陶瓷或塑料封装的
franket
2021/09/15
5710
颠覆传统计算架构:光神经网络硬件登上Nature
光纤以光的形式传输数据,是现代远程通信网络的支柱。但在分析这种数据时,我们需要把光转换为电子,然后用电子方法进行处理。光学曾被认为是一种潜在计算技术的基础,但由于电子计算发展迅速,光学计算在这条赛道上跑得很吃力。
机器之心
2019/05/15
1.1K0
惠普实验室:大规模III-V/Si异质集成光子器件平台助力下一代光计算(一)
(原文链接:https://ieeexplore.ieee.org/document/10835188)
光芯
2025/04/08
1820
惠普实验室:大规模III-V/Si异质集成光子器件平台助力下一代光计算(一)
闭关六个月整理出来的微机原理知识点(特别适用河北专接本)
发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/151430.html原文链接:https://javaforall.cn
全栈程序员站长
2022/08/31
1.7K0
量子芯片新突破:北大王建伟等首次证明芯片间量子隐形传态和多光子纠缠
随着2019年临近尾声,全面实现量子计算的旅程仍在继续:物理学家首次证明两个计算机芯片之间的量子隐形传态。
新智元
2020/02/11
1.1K0
拆解FPGA芯片,带你深入了解其原理
现场可编程门阵列(FPGA)可以实现任意数字逻辑,从微处理器到视频生成器或加密矿机,一应俱全。FPGA由许多逻辑模块组成,每个逻辑模块通常由触发器和逻辑功能以及连接逻辑模块的路由网络组成。FPGA的特殊之处在于它是可编程的硬件:您可以重新定义每个逻辑块及其之间的连接,用来构建复杂的数字电路,而无需物理上连接各个门和触发器,也不必花费设计专用集成电路的费用。
FPGA技术江湖
2021/04/14
2K0
拆解FPGA芯片,带你深入了解其原理
推荐阅读
相关推荐
从IM-DD到相干传输:微环调制器突破技术瓶颈,实现1Tb/s净速率与5Tbps/mm带宽密度
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档