前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >日常记录(4)硬件相关

日常记录(4)硬件相关

作者头像
嘘、小点声
发布2021-12-09 17:14:56
2250
发布2021-12-09 17:14:56
举报
文章被收录于专栏:嘘、小点声

D触发器

https://blog.csdn.net/qq_41844618/article/details/104332949

在触发边沿到来时,将输入端D的值存入Q中.

在脉冲边沿到来之前,输入端D必须有足够的建立时间,保证信号稳定。

特性表,如上升沿

Verilog中“=”和“<=”的区别

http://www.51hei.com/mcu/3677.html

一般情况下使用<=,组合逻辑使用=赋值,时序逻辑使用<=赋值:

举个例子:初始化m=1,n=2,p=3;分别执行以下语句

1、begin

代码语言:javascript
复制
   m=n;n=p;p=m;
   end

2、begin

代码语言:javascript
复制
   m<=n; n<=p; p<=m;
   end

结果分别是:1、m=2,n=3,p=2;(在给p赋值时m=2已经生效)

2、m=2,n=3,p=1;(在begin-end过程中,m=2一直无效而是在整体执行完后才生效)

这两种赋值“=”用于阻塞式赋值;“<=”用于非阻塞式赋值中

阻塞赋值:阻塞赋值语句是在这句之后所有语句执行之前执行的,即后边的语句必须在这句执行完毕才能执行,所以称为阻塞,实际上就是顺序执行。

非阻塞赋值:非阻塞赋值就是与后边相关语句同时执行,即就是并行执行。

所以一般时序电路使用非阻塞赋值,assign语句一般使用=阻塞赋值;

组合逻辑电路使用阻塞赋值;

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2021-12-08 ,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • D触发器
  • Verilog中“=”和“<=”的区别
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档