首页
学习
活动
专区
圈层
工具
发布
社区首页 >专栏 >​牛客网题目简析

​牛客网题目简析

作者头像
碎碎思
发布2022-04-14 10:42:16
发布2022-04-14 10:42:16
5740
举报
文章被收录于专栏:OpenFPGAOpenFPGA
之前有介绍过《FPGA/IC内卷新“标准”-最

题目链接

❝https://www.nowcoder.com/exam/oj?tab=Verilog%E7%AF%87&topicId=302&fromPut=pc_zh_verilog4

今天就简单说一下一些知识点及题目的解析。

VL31 Johnson Counter

Johnson Counter本质是个同步计数器,我在Verilog时序逻辑硬件建模设计(三)同步计数器》中有过详细介绍和设计。

VL29 单端口RAM & VL30 RAM的简单实现

存储器可以是ROM、RAM、单端口或双端口类型,这部分在《Verilog时序逻辑硬件建模设计(五)异步计数器&总结》中有过简单介绍

VL26 简易秒表 & VL27 可置位计数器 & VL28 加减计数器

这部分也是考察的同步计数器,属于时序逻辑设计,这部分在《Verilog时序逻辑硬件建模设计(三)同步计数器》和《Verilog时序逻辑硬件建模设计(四)移位寄存器》中有过介绍和实例讲解。

跨时钟域传输

这部分本来要写的,但是准备是做个专题的,这几天会整理好发出来:

这部分也可以参考《高级FPGA设计技巧!多时钟域和异步信号处理解决方案》,虽然没有代码,但是理论知识很基础。

序列检测 & 时序逻辑

这两部分重点还是考察有限状态机,这部分也会在后续出个专题介绍:

包括后续的交通灯都有涉及。

基础部分

基础部分题目都比较简单,主要涉及基本Verilog语法,组合逻辑和时序设计,这几部分大部分内容我都在下列文章中有过介绍:

数字硬件建模-Verilog篇阶段总结及SystemVerilog篇介绍

差不多就这样,有什么问题大家可以后台留言,后续可以单独写文章讲解。

本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2022-04-12,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 OpenFPGA 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • VL31 Johnson Counter
  • VL29 单端口RAM & VL30 RAM的简单实现
  • VL26 简易秒表 & VL27 可置位计数器 & VL28 加减计数器
  • 跨时钟域传输
  • 序列检测 & 时序逻辑
  • 基础部分
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档