首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >详解MIPI协议

详解MIPI协议

作者头像
全栈程序员站长
发布于 2022-08-11 04:56:24
发布于 2022-08-11 04:56:24
3.7K0
举报

大家好,又见面了,我是你们的朋友全栈君。

目录

前言

MIPI接口的内部非常复杂,如果不是专门去做MIPI接口,没有必要像研究H264一样往深入的去研究。

我们知道MIPI协议连接了camera与soc、LCD和soc,作为此间的开发者,我们只需要关注他怎么使用就可以了

知识是学不完的,选取我们有需要的即可

MIPI标准文档大全

MIPI简介

MIPI (Mobile Industry Processor Interface) 是2003年由ARM, Nokia, ST ,TI等公司成立的一个联盟,目的是把手机内部的接口如摄像头、显示屏接口、射频/基带接口等标准化,从而减少手机设计的复杂程度和增加设计灵活性。

MIPI联盟下面有不同的WorkGroup,分别定义了一系列的手机内部接口标准,比如

  • 摄像头接口CSI
  • 显示接口DSI
  • 射频接口DigRF
  • 麦克风 /喇叭接口SLIMbus
  • 等等

统一接口标准的好处是手机厂商根据需要可以从市面上灵活选择不同的芯片和模组,更改设计和功能时更加快捷方便。下图是按照 MIPI的规划下一代智能手机的内部架构。

MIPI联盟的MIPI DSI规范

MIPI名词解释

  • DCS(Display Command Set) DSC是用于命令模式显示模块的标准化命令集
  • DBI、DPI(Display Bus Interface,Display Pixel Interface) DBI:具有显示控制器和帧缓冲区的显示模块并行接口 DPI:无显示控制器和帧缓冲区的显示模块并行接口
  • DSI、CSI(Display Serial Interface,Camera Serial Interface) DSI:定义了一个位于CPU和显示模组之间的高速串行接口 CSI:定义了一个位于CPU和摄像模组之间的高速串行接口
  • D-PHY 提供DSI和CSI的物理层定义

MIPI DSI分层结构

  • PHY 定义了传输媒介,输入/输出电路和和时钟和信号机制。
  • Lane Management层:发送和收集数据流到每条lane。
  • Low Level Protocol层:定义了如何组帧和解析以及错误检测等。
  • Application层:描述高层编码和解析数据流。

command和video模式

DSI兼容的外设支持Command或Video操作模式,用哪个模式由外设的构架决定

  • Command模式是指采用发送命令和数据到具有显示缓存的控制器。主机通过命令间接的控制外设。Command模式采用双向接口
  • Video模式是指从主机传输到外设采用时实象素流。这种模式只能以高速传输。为减少复杂性和节约成本,只采用Video模式的系统可能只有一个单向数据路径

D-PHY

D-PHY 描述了一同步、高速、低功耗、低代价的PHY

PHY配置包括

  • 一个时钟lane
  • 一个或多个数据线

两路数据线的PHY配置如下

三个主要的lane类型

  • 单向时钟Lane
  • 单向数据Lane
  • 双向数据Lane

D-PHY的传输模式

  • 低功耗(Low-Power)信号模式(用于控制):10MHz (max)
  • 高速(High-Speed)信号模式(用于高速数据传输):80Mbps ~ 1Gbps/Lane

D-PHY低层协议规定最小数据单位是一个字节

  • 发送数据时必须低位在前,高位在后

D-PHY适用于移动应用

  • DSI:显示串行接口 一个时钟lane,一个或多个数据lane
  • CSI:摄像串行接口

Lane模组

PHY由D-PHY(Lane模块)组成

D-PHY可能包含

  • 低功耗发送器—Low-Power Transmitter(LP-TX)
  • 低功耗接收器—Low-Power Receiver(LP-RX)
  • 高速发送器—High-Speed Transmitter(HS-TX)
  • 高速接收器—High-Speed Receiver(HS-RX)
  • 低功耗竞争检测器—Low-Power Contention Detector(LP-CD)

三个主要的lane种类

  • 单向时钟Lane • Master:HS-TX, LP-TX • Slave:HS-RX, LP-RX
  • 单向数据Lane • Master:HS-TX, LP-TX • Slave:HS-RX, LP-RX -双向数据Lane • Master, Slave:HS-TX, LP-TX, HS-RX, LP-RX, LP-CD

Lane 全局架构

Lane电压和状态

两个LP-TX独立、单端的驱动一组Lane的两条线路 四种可能的低压Lane状态

  • LP-00
  • LP-01
  • LP-10
  • LP-11

一个HS-TX差分地驱动一组Lane 两种可能的高速Lane状态

  • HS-0
  • HS-1

在HS传输的时候,LP接收器在数据线上执行LP-00

线路电压

  • LP:0~1.2V
  • HS:100~300mV(电泳200mv)

Lane状态

  • LP-00,LP-01,LP-10,LP-11(单端)
  • HS-0,HS-1(差分)

DATA LANE操作模式

数据Lane的三种操作模式

  • Escape mode
  • High-Speed(Burst) mode,
  • Control mode

从控制模式的停止状态开始的可能事件有

  • Escape mode request (LP-11→LP-10→LP-00→LP-01→LP-00)
  • High-Speed mode request (LP-11→LP-01→LP-00)
  • Turnaround request (LP-11→LP-10→LP-00→LP-10→LP-00)

Escape mode是数据Lane在LP状态下的一种特殊操作

  • 在这种模式下,可以进入一些额外的功能:LPDT, ULPS, Trigger
  • 数据Lane进入Escape mode模式通过LP-11→LP-10→LP-00→LP-01→LP-00
  • 一旦进入Escape mode模式,发送端必须发送1个8-bit的命令来响应请求的动作
  • Escape mode 使用Spaced-One-Hot Encoding

超低功耗状态(Ultra-Low Power State)

  • 这个状态下,lines处于空状态 (LP-00)

时钟Lane的超低功耗状态

  • 时钟Lane通过LP-11→LP-10→LP-00进入ULPS状态
  • 通过LP-10 → TWAKEUP →LP-11退出这种状态,最小TWAKEUP时间为1ms

高速数据传输

  • 发送高速串行数据的行为称为高速数据传输或触发(burst)
  • 全部Lanes门同步开始,结束的时间可能不同。
  • 时钟应该处于高速模式

各模操作式下的传输过程

  • 进入Escape模式的过程 :LP-11→LP-10→LP-00→LP-01→LP-00→Entry Code → LPD (10MHz)
  • 退出Escape模式的过程:LP-10→LP-11
  • 进入高速模式的过程:LP-11→LP-01→LP-00→SoT(00011101) → HSD (80Mbps ~ 1Gbps)
  • 退出高速模式的过程:EoT→LP-11
  • 控制模式 – BTA 传输过程:LP-11→LP-10→LP-00→LP-10→LP-00
  • 控制模式 – BTA 接收过程:LP-00→LP-10→LP-11

状态转换关系图

Escape Mode图示

时钟LANE低功耗状态

一条时钟Lane可以通过LP-11 -> LP-10 -> LP-00进入低功耗模式ULPS(Ultra-Low Power Status)

退出低功耗模式,通过一个长度为TWAKEUP-的1标记作为停止状态,如下

  • LP-10 ->TWAKEUP->LP-11
  • TWAKEUP的最小值是1ms

高速数据传输

发送高速串行数据的行为被称作HS传输或burst

传输开始的流程如下

  • LP-11 -> LP-01 ->LP-00 -> SoT(0001_1101)
  • 数据高速传输(HS Data Transmission Burst)
  • 所有Lane将同步开启,但可能在不同时间结束
  • 时钟Lane将会在高速模式,向从机侧提供DDR时钟

结束的流程如下

  • 在最后一个有效负载数据之后马上切换成差分状态
  • 并将此状态保持THS-TRAIL时间

高速CLK传输

在CKL传输和低功耗模式间切换时钟Lane

  • 时钟通道是主通道通向从通道的单向通道
  • 在HS模式,时钟Lane提供低振幅差分DDR时钟信号
  • 时钟burst总是通过一个HS-0状态开启和结束
  • 时钟burst总是包含偶数个转换

时序图如下

D-PHY总结

Lane模组,Lane状态,Lane电压 Lane模组:LP-TX,LP-RX,HS-TX,HS-RX,LP-CD Lane状态:LP-00,LP-01,LP-10,LP-11,HS-0,HS-1 Line Levels(typical):LP:0-1.2V,HS:100-300mV(Swing:200mV)


操作模式 escape模式进入流程:LP-11 -> LP-10 -> LP-00 -> LP-01 -> LP-00 -> Entry Code -> LPD(10MHz) escape模式退出流程:LP-10 -> LP-11

高速模式进入流程:LP-11 -> LP-01 -> LP-00 -> SoT(0001 1101) -> HSD(80Mbps - 1Gbps) 高速模式退出流程:EoT -> LP-11

控制模式BTA传输进入流程:LP-11 -> LP-01 ->LP-00 -> LP-10 -> LP-00 控制模式BTA接收进入流程:LP-00 -> LP-10 -> LP-11

系统状态模式

  • 低功耗模式(Low-Power Mode)
  • 高速模式(High-Speed Mode)
  • 超低功耗模式(Ultra-Low Power Mode)

故障检测

  • 连接检测—Contention Detection(LP-CD)
  • 看门狗计时器
  • 序列错误检测(错误报告)

全局操作定时参数

  • 时钟通道计时,数据通道计时
  • 其他的计时器—初始化、BTA、从ULPS唤醒

电气特性

  • HS-RX,LP-RX,LP-TX,LP-CD,引脚特训,时钟信号,时钟计时器
  • DC和AC特性

DSI

IDisplay Serial Interface DSI:定义了一个位于CPU和显示模组之间的高速串行接口

CSI

Camera Serial Interface CSI:定义了一个位于CPU和摄像模组之间的高速串行接口

现在事无巨细的完全整理出来对我而言没有什么意义,剩下内容待更

发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/130451.html原文链接:https://javaforall.cn

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2022年4月2,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
MIPI协议(上)
MIPI(移动行业处理器接口)是Mobile Industry Processor Interface的缩写。MIPI(移动行业处理器接口)是MIPI联盟发起的为移动应用处理器制定的开放标准。
全栈程序员站长
2022/08/12
1.3K0
MIPI协议(上)
MIPI协议-DSI
对于现代的智能手机来说,其内部要塞入太多各种不同接口的设备,给手机的设计 和元器件选择带来很大的难度。下图是一个智能手机的例子,我们可以看到其内部存储、显示、摄像、声音等内部接口都是各不相同的。即使以摄像头接口来说,不 同的摄像头模组厂商也可能会使用不同的接口形式,这给手机厂商设计手机和选择器件带来了很大的难度。 MIPI (Mobile Industry Processor Interface) 是2003年由ARM, Nokia, ST ,TI等公司成立的一个联盟,目的是把手机内部的接口如摄像头、显示屏
233333
2018/03/07
2.1K0
MIPI协议-DSI
MIPI协议介绍
MIPI(Mobile Industry Processor Interface)
全栈程序员站长
2022/08/18
1.3K0
MIPI协议介绍
关于MIPI协议(一)——物理层D-PHY总结
通读了一下MIPI物理层D-PHY的规格书,拿掉了规格书中一些冗余繁复的部分,留下了一些比较重要的内容,现总结如下:
全栈程序员站长
2022/09/02
3.4K0
关于MIPI协议(一)——物理层D-PHY总结
MIPI协议DSI分析[通俗易懂]
4、DSI协议的DCS(DisplayCommandSet)(指令集)简介
全栈程序员站长
2022/09/03
10.9K0
MIPI协议DSI分析[通俗易懂]
mipi camera学习之Lane结构(2)
物理层规范了传输介质、电气特性、IO电路、和同步机制。通俗地说,就是指定在MIPI协议的最底层物理层,发送端Tx如何拿到上层编码好的数据、转化成怎样的电信号、并通过多少根/组通道以何种形式发送给接收端Rx等等。
用户6280468
2023/12/04
1.8K1
mipi camera学习之Lane结构(2)
MIPI DSI 概述
一般低端 ARM 芯片,会提供 RGB 接口来驱动 LCD,中高端 ARM 芯片会提供 MIPI DSI 接口。
Jasonangel
2024/03/11
3.6K0
MIPI DSI 概述
MIPI协议(下)
MIPI规定,传输过程中,包内是200mV、包间以及包启动和包结束时是1.2V,两种不同的电压摆幅,需要两组不同的LVDS驱动电路在轮流切换工作;为了传输过程中各数据包之间的安全可靠过渡,从启动到数据开始传输,MIPI定义了比较长的可靠过渡时间,加起来最少也有600多ns;而且规定各个时间参数是可调的,所以需要一定等待时间,需要缓存,我们用寄存器代替FIFO,每通道128Byte。
全栈程序员站长
2022/08/13
9120
MIPI协议(下)
MIPI CSI-2
1 MIPI简介2 MIPI CSI-2简介2.1 MIPI CSI-2 的层次结构2.2 CSI-2协议层2.3 打包/解包层2.4 LLP(Low Level Protocol)层2.5 通道管理(Lane Management)层2.6 物理层(PHY Layer)3 MIPI CSI2的物理连接4 MIPI CSI2的工作模式5 MIPI CSI2的数据包格式5.1 MIPI CSI2的长包格式5.2 MIPI CSI2的短包格式6 基于FPGA的MIPI接口实现6.1 接口描述6.2 模块分析6.2.1 解串模块6.2.2 协议模块6.2.3 RAW 10bit生成模块6.3 实例应用6.3.1 硬件结构框图6.3.2 IIC配置6.3.3 实验结果7 参考链接附:资料获取
瓜大三哥
2020/06/09
2K0
MIPI协议及应用
Mobile Industry Processor Interface 简称MIPI;MIPI(移动产业处理器接口)是MIPI联盟发起的为移动应用处理器制定的开放标准和一个规范。
全栈程序员站长
2022/08/14
1.7K0
MIPI协议及应用
一文带你搞懂 MIPI 框架
1、MIPI 联盟,即移动产业处理器接口(Mobile Industry Processor Interface)联盟。MIPI 是 MIPI 联盟发起的为移动应用处理器制定的开放标准和一个规范。
Jasonangel
2022/02/17
2.3K0
一文带你搞懂 MIPI 框架
相机技术揭秘:MIPI D-PHY接口知多少?
20年发布的小米MIX4无论前置相机还是后置相机都有重要革新,其拥有一块6.67英寸全面屏,将前摄完全隐于屏下。后置相机搭载1 亿像素专业主摄,今天来聊一聊那些隐藏在产品背后的技术信息:MIPI揭秘,看波形说话。
工程师看海
2022/06/23
2.2K0
相机技术揭秘:MIPI D-PHY接口知多少?
软件工程师角度看MIPI协议
在手机行业的初期, 优胜劣汰适者生存的手机行业竞争激烈. 在这个过程中涌现出了许许多多不同的创新的点子, 例如摄像头的接口, 由于每个厂商不存在统一的规范, 不同的摄像头模组厂商可能会使用的不同的接口, 在做适配的时候极其不方便以及个别接口非常不好用(接口技术碎片化导致集成困难). 为适应现代手机的高性能高速数据传输, 从而提高竞争力和规范性, MIPI联盟应运而生.
全栈程序员站长
2022/09/07
8250
软件工程师角度看MIPI协议
MIPI CSI2学习(一):说一说MIPI CSI2
MIPI联盟是一个开放的会员制组织。2003年7月,由美国德州仪器(TI)、意法半导体(ST)、英国ARM和芬兰诺基亚(Nokia)4家公司共同成立。MIPI联盟旨在推进移动应用处理器接口的标准化 。MIPI联盟下面有不同的WorkGroup,分别定义了一系列的手机内部接口标准,比如摄像头接口CSI、显示接口DSI、射频接口DigRF、麦克风/喇叭接口SLIMbus等。
233333
2019/08/14
2.8K0
MIPI C-PHY协议你了解吗?手机高速接口之一
MIPI C-PHY是手机中的重要接口,它的速率比D-PHY还要高,其速率单位是symbol/s/lane,而D-PHY的速率单位是bit/s/lane,换算关系是1 Symbol = 2.28 bits。
工程师看海
2022/06/23
3.4K0
MIPI C-PHY协议你了解吗?手机高速接口之一
Camera mipi协议
发布者:全栈程序员栈长,转载请注明出处:https://javaforall.cn/135546.html原文链接:https://javaforall.cn
全栈程序员站长
2022/09/05
1K0
Camera mipi协议
Linux MIPI CSI 开发指南
VIN 驱动可以分为 Kernel 层、Video Input Framework、Device Driver 层。
韦东山
2023/02/25
3.6K0
Linux MIPI CSI 开发指南
全志 芯片 Linux MIPI CSI摄像头接口开发指南 VIN DVP CSI MIPI V4l2
VIN 驱动可以分为 Kernel 层、Video Input Framework、Device Driver 层。
韦东山
2022/12/28
5.6K0
全志 芯片 Linux MIPI CSI摄像头接口开发指南 VIN DVP CSI MIPI V4l2
多MIPI摄像头融合之星-易灵思Ti60F100
在国内研究眼动的人都知道-Pupil Lab这家公司,尤其是最新的Neon,极小的体积里面融合了三个摄像头。
云深无际
2024/08/21
3750
多MIPI摄像头融合之星-易灵思Ti60F100
优秀的 Verilog/FPGA开源项目介绍(六)- MIPI
带有DPHY的专用FPGA。目前国内一些FPGA厂商是有的,如高云的FPGA是有自带DPHY(小蜜蜂家族),xilinx的UltraScale系列 支持MIPI D-PHY接口,Altea/Intel、Lattice等最新系列FPGA也是具有这一接口的。
碎碎思
2021/11/17
5.3K0
优秀的 Verilog/FPGA开源项目介绍(六)- MIPI
相关推荐
MIPI协议(上)
更多 >
交个朋友
加入腾讯云官网粉丝站
蹲全网底价单品 享第一手活动信息
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档