前往小程序,Get更优阅读体验!
立即前往
首页
学习
活动
专区
工具
TVP
发布
社区首页 >专栏 >Xilinx FPGA芯片内部时钟和复位信号使用

Xilinx FPGA芯片内部时钟和复位信号使用

作者头像
单片机点灯小能手
发布2023-10-31 15:16:10
4410
发布2023-10-31 15:16:10
举报

如果FPGA没有外部时钟源输入,可以通过调用STARTUP原语,来使用FPGA芯片内部的时钟和复位信号,Spartan-6系列内部时钟源是50MHz,Artix-7、Kintex-7等7系列FPGA是65MHz。

Spartan-6系列

代码语言:javascript
复制
wire clk_50m;
wire rst_n;

STARTUP_SPARTAN6 STARTUP_SPARTAN6_inst (
    .CFGMCLK(clk_50m),     // 1-bit output: Configuration internal oscillator clock output.
    .EOS(rst_n),             // 1-bit output: Active high output signal indicates the End Of Configuration.
);

Artix-7(7系列)

代码语言:javascript
复制
wire clk_65m;
wire rst_n;

STARTUPE2 STARTUPE2_ut0(
    .CFGMCLK(clk_65m),     // 1-bit output: Configuration internal oscillator clock output 65MHz.
    .EOS(rst_n)            // 1-bit output: Active high output signal indicating the End Of Startup.
);

分别可以参考文档:

  • UG380:Spartan-6 FPGA Configuration
  • UG470:7 Series FPGAs Configuration
本文参与 腾讯云自媒体同步曝光计划,分享自微信公众号。
原始发表:2023-10-26,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 电子电路开发学习 微信公众号,前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
0 条评论
热度
最新
推荐阅读
目录
  • Spartan-6系列
  • Artix-7(7系列)
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档