腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
将Make配置为立即对坏目标失败
我的档案看上去像这样 cd fpgas/$(@)/build && $(MAKE) cd fpgas/$(@)/build && $(MAKE) cd fpgas/$(
浏览 4
提问于2017-11-17
得票数 0
回答已采纳
1
回答
NIOS上的软核和硬核有
什么
区别?
、
、
我最近在学习
FPGA
。我试过使用sdram,有人推荐我通过nios ii使用它。但是我看过一些在nios ii(c/c++)上使用ip核心的文章,它可能比你通过verilog写的慢?为
什么
?
浏览 3
提问于2016-12-21
得票数 1
1
回答
为
什么
百合花
是
抗ASIC的?
、
我
是
FPGA
设计工程师,我正在考虑学习更多关于Ethereum的知识以实现
FPGA
,但我在许多网站上读到Ethereum
是
抗ASIC的,但我找不到任何技术解释。为
什么
不能创建连接到池的
FPGA
/ASIC实现?提前感谢!
浏览 0
提问于2017-09-05
得票数 4
1
回答
相对于CPU和绝对(GFlops/GIops),现代
FPGA
的性能是多少?
、
、
现代
FPGA
的性能相对于CPU,绝对是多少(GFlops/GIops),在
FPGA
上每秒10亿次整数运算的成本是多少?那么在哪些任务中使用
FPGA
是
有益的呢?我只找到了它: 还有一篇老文章:
浏览 4
提问于2012-09-01
得票数 2
回答已采纳
1
回答
如何检查
FPGA
设备是否连接到服务器?
、
、
、
出于某种原因,我只能远程控制包含
FPGA
的服务器(Intel Arria 10 GX
FPGA
)。但是当我使用Intel OpenCL中的命令来查找驱动程序时,我无法找到可以使用的
FPGA
设备。命令如下:aocl diagnose输出结果: 后来,我使用hardinfo检查
FPGA
是否包括在内,但不幸的
是
,没有有用的信息。唯一与
FPGA
相关的
是
,我在我的服务器下找到了两个关于
fpga
的文件(Ubuntu16.04)。由于我
是
第一次使用
浏览 14
提问于2021-12-07
得票数 1
回答已采纳
1
回答
用CONFIG=DefaultSmallConfig综合“模块火箭”
我正在尝试用DefaultSmallConfig生成的verilog来合成用于22‘m技术的火箭核心(1个核心没有缓存)。我看到时序冲突(巨大的负松弛-250 5ns),即使在200 1Ghz (5 5ns),但出版的文献说,它已经实现了时序高达1 1Ghz。我想知道我在合成步骤中哪里出错了。
浏览 12
提问于2019-07-31
得票数 0
1
回答
现场可编程门阵列(
FPGA
)与图形处理单元(GPU)相比如何;用于破解散列?
、
、
、
、
另见:为
什么
GPU这么擅长破解密码?
浏览 0
提问于2018-10-19
得票数 1
1
回答
FPGA
设备+网络+软件包
事情
是
这样的。我还需要一个PCI卡,它将托管它与以太网卡在上面。显然,我在硬件方面没有那么好的水平,也不会自己做。
什么
是
最好的软件套件,我将需要实现这一点? 谢谢!
浏览 0
提问于2011-04-29
得票数 1
回答已采纳
2
回答
带
FPGA
的国际象棋引擎
、
我正在集思广益,想用
FPGA
来创建一个国际象棋引擎。你应该做
什么
和不应该做
什么
?首先,你可以很容易地将引擎分成两个部分,移动生成器和板级评估器,在
fpga
中做这两个部分有
什么
好处,或者在cpu和
FPGA
中做这两个有
什么
好处。我假设编程
FPGA
需要更多的努力,因为它不是那么明显的优化,你总是可以找到更好的和更快的方法,只要你花时间。(我可能会这样想,因为我
是
FPGA
编程的新手) 另一件事
是
成本,一个<
浏览 0
提问于2012-09-22
得票数 2
回答已采纳
1
回答
内核驱动还是用户空间驱动?
、
、
我想请教您以下几点:我需要为omap3编写驱动程序,以便通过
fpga
(通过gpmc接口)访问外部dsp。dsp需要将文件加载到dsp上,并从dsp中读取/写缓冲区。内核中已经有
FPGA
驱动程序。内核
是
2.6.32。因此,我想到了以下几种选择:编写一个与
fpga
内核驱动程序接口的用户空间驱动程序。使用UIO编写用户空间驱动程序,这将不使用内核
fpga
驱动程序,而是完成对
fpga
的访问,作为用户空间的一
浏览 4
提问于2014-07-20
得票数 2
1
回答
GCC:为实际符号指定目标地址
、
、
、
知道类似的问题已经被问了几次,让我来解释一下我正在尝试做
什么
以及为
什么
:我有一个嵌入式系统,它由一个ARM Cortex-M4微控制器和一个
FPGA
组成。
FPGA
可以通过板载闪存进行配置,甚至不需要微控制器。但有时,微控制器能够重新配置
FPGA
会很好,这样它就可以访问所需的编程信号。由于使用编程器/调试器(Segger J-Link)对如此多的数据进行编程需要一些时间,因此我不希望每次固件更改时都擦除和重新编程该位流(但位流
是
相同的)。现在的问题
是
:让链接器始
浏览 2
提问于2015-04-17
得票数 1
0
回答
你的
FPGA
实现IGH的具体的方案是
什么
?
、
不太理解你的
FPGA
实现igh主站的方案?你
是
在ARM上跑主站还是把主站直接移植到
FPGA
上?你看你的configure配置上用的还是通用网卡驱动,这里不还用通用网卡驱动会不会不太合适?假设
fpga
作为网络收发,你ARM和
FPGA
通信用的是
什么
方法(中断?还是AXI通信还是
什么
)?我最近在开发这个有挺多不太了解,希望请教一下,谢谢!
浏览 146
提问于2021-10-13
1
回答
FPGA
DE1-SoC Cyclone V覆盖设备树
、
、
、
、
fpga
-mgr = <&
fpga
_mgr0>;[ 1.921251] altera_hps2
浏览 64
提问于2020-11-09
得票数 1
1
回答
用
FPGA
学习密码学
我有一个
FPGA
,我很好奇我能用
什么
密码应用程序。我只是一个业余/安全研究人员,而不是一个专业的密码专家。我也很想知道
什么
东西不能用
FPGA
.换句话说,哪些算法适合或不适合
FPGA
?
浏览 0
提问于2012-11-26
得票数 3
回答已采纳
3
回答
VHDL与
FPGA
、
我
是
一个比较新的
FPGA
屏幕,并希望获得经验与他们和VHDL。我不太确定与使用标准MCU相比有
什么
好处,但由于许多公司都在寻找它,所以我正在寻找经验。
什么
将是一个好的平台,开始并获得经验,而不是太多的钱。我一直在寻找,我能找到的
是
200 - 300美元的板,如果不是1000块的话。人们应该在
FPGA
开发板上寻找
什么
,我听到高速外设接口,我想我真的很困惑的
是
,MCU开发板大约有50/100 GPIO可以去100左右,而在
FPGA</em
浏览 2
提问于2011-12-30
得票数 2
回答已采纳
1
回答
如何从运行在NIOS2处理器上的软件中检测出哪一个Altera
、
、
有没有
什么
方法来检测软件运行的
FPGA
是
哪一个? 要回答评论中的问题:为
什么
我在乎我在哪个
FPGA
上?对于生产,我们使用EPCS控制器的设计来编程所有的东西。不幸的
是
,对于新的EPCQ设备,您必须正确编程EPCQ的非易失性寄存器与适当的等待状态和寻址模式,以便
FPGA
将正确配置。EPCQ数据表中有一个表,根据
FPGA
家族和EPCQ的大小,说明等待状态应该是
什么
。EPCQ的大小我可以问EPCQ。
FPGA
家族我不知道该问
浏览 5
提问于2015-06-28
得票数 2
1
回答
Mimas V2 Spartan 6
FPGA
闪存问题
、
、
我最近购买了带有DDR SDRAM的
FPGA
Mimas V2 Spartan6
FPGA
开发板。我正在使用xilinx ise 14.7,verilog代码,当使用工具conmimasv2_configuration_tool_windows.exe在
fpga
中加载由xilinx生成的二进制文件时,
fpga
停止响应,有
什么
方法可以重置闪存吗?windows可识别
fpga
使用的端口,但不允许其与通信。通信
是
从usb (PC)到mini usb (
fpga</em
浏览 1
提问于2017-12-28
得票数 1
1
回答
从用户空间到内核空间的回调
、
、
、
、
我正在研究
fpga
驱动程序代码,它将对低层的
FPGA
设备写入一些价值。在用户空间的顶层,值被写入/dev/
fpga
,现在我猜这就是驱动程序如何从用户空间获取其值的逻辑,而用户空间中公开的文件
是
"/dev/
fpga
“。但是现在这个值实际上
是
如何从
fpga
到达设备的,必须维护一些回调。任何人都可以帮我找出这个用户空间到内核空间的链接。
浏览 2
提问于2013-09-19
得票数 2
2
回答
网络交换机的哪些组件符合ASIC的条件?
、
、
因此,转发
是
在硬件中完成的。我的问题
是
:这些组件(PHY,交换芯片,
FPGA
)中哪一个符合ASIC的标准?
浏览 0
提问于2022-11-26
得票数 1
回答已采纳
1
回答
FPGA
编程后会自动复位吗?
、
、
、
我正在做
FPGA
项目,现在只有一个问题。 当更新
FPGA
板上的位流时,会自动复位
FPGA
内部的所有触发器吗?使用Vivado设计
FPGA
时,有一个重置外部端口,用户必须切换该端口才能重置
FPGA
。如果一个初始的
FPGA
编程过程自动复位所有触发器,为
什么
我们还需要一个外部复位端口?
浏览 48
提问于2018-08-13
得票数 1
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
什么是智能网卡?通过FPGA设计智能网卡提高计算性能
如今芯片热,那FPGA是个啥?
FPGA为什么比CPU和GPU快
FPGA现场可编程门阵列是什么?
浅谈FPGA
热门
标签
更多标签
云服务器
ICP备案
对象存储
腾讯会议
实时音视频
活动推荐
运营活动
广告
关闭
领券