腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
2
回答
在
测试
器
中
使用
多个
时钟
我有一个带有
多个
时钟
的模块,
使用
withClockAndReset。在编写
测试
平台时,如何在指定的
时钟
端口上提供
时钟
激励?
浏览 28
提问于2019-06-13
得票数 2
回答已采纳
1
回答
支持
多个
时钟
的雕刻式iotesters
我正在尝试开发我的模块,它有多
时钟
域与chisel3和iotesters。但是通过凿维基找不到这样的文档和例子。例如如何设置
时钟
频率,如何步进...
浏览 0
提问于2018-09-21
得票数 2
6
回答
找出CPU
时钟
频率(每个内核、每个处理
器
)
、
、
然而,有没有一种编程的方法来计算每个内核(以及每个处理
器
,
在
每个CPU具有
多个
内核的多处理
器
系统
中
)频率,而不必处理CPU特定的信息。我正在尝试开发一个反作弊工具(用于
时钟
限制的基准
测试
竞赛),它将能够
在
基准
测试
运行期间记录系统中所有活动核心(跨所有处理
器
)的CPU
时钟
。
浏览 8
提问于2011-12-02
得票数 37
回答已采纳
2
回答
ntp服务
器
,它与其他ntp服务
器
同步,但提供修改后的utc。
、
、
问题我们
在
一台物理机器上有许多LPARS (类似于VM来宾)。LPARS被分组
在
多个
Sysplexes
中
(类似于集群)。每个Sysplex
中
的LPAR都
使用
连接到机器的ETS进行同步,并直接修改每个LPAR的
时钟
。 几年前,有人认为将ETS的
时钟
设置为当
浏览 0
提问于2013-12-24
得票数 3
2
回答
VUnit
测试
顺序组件
、
如何
使用
VUnit
测试
库和VHDL语言对时序元件进行正确的
测试
?我一直
在
使用
它来
测试
组合组件,
使用
wait for语句等等。
在
我的github代码库中
使用
的例子。显然,我必须用clk <= not clk after half_period;生成一个
时钟
信号,但如何等待它呢?我是不是要写一些类似wait until rising_edge(clk)的东西。但是如果我想把
时钟
提前
多个</
浏览 15
提问于2019-07-13
得票数 0
回答已采纳
1
回答
具有多
时钟
域的凿岩机-
测试
器
SteppedHWIOTester
、
、
试着
测试
asyncFifo用SteppedHWIOTester用凿子写成的那样 step(2) expect(c.io.deq.bits, 0x0L)
测试
器
生成
在
HW或PeekPoke
测试
器
中
是否有任何方法来声明异
浏览 3
提问于2017-10-31
得票数 3
回答已采纳
1
回答
分布式系统
测试
我想
测试
我的应用程序的可用性,但我是新手。有人能告诉我,哪种方法更好吗?哪些原则更倾向于用于高可用性
测试
?
浏览 0
提问于2018-01-19
得票数 1
2
回答
控制浏览
器
时钟
、
、
、
、
是否可以
使用
测试
咖啡馆控制浏览
器
时钟
?
在
我的例子
中
,我安排了30分钟的超时时间,并希望
在
30分钟之后
测试
超时是否被执行,显然,我希望控制浏览
器
时钟
,以避免让我的
测试
运行30分钟。糖?
浏览 4
提问于2020-05-15
得票数 0
回答已采纳
1
回答
在
调试
中
停止STM32F4实时
时钟
、
、
我的教授给我布置了一个
测试
。
在
测试
中
,我需要做一个STM32f4XX发现,通过
使用
内部实时
时钟
来像
时钟
一样工作,并且能够在任何时间停止它,然后
时钟
能够恢复计数(就像秒表一样)。
测试
的一个要点是能够通过STMCube调试
器
停止程序,就像挂起执行或断点一样,当执行恢复时,“
时钟
”
在
它离开的确切位置继续。 有可能吗?此时,如果我
在
调试
器
中</
浏览 36
提问于2020-10-14
得票数 0
回答已采纳
3
回答
如何定量地测量源和显示之间的gstreamer H264延迟?
、
、
我有一个项目,我们
使用
gstreamer,x264等,通过本地网络将视频流传送到
多个
接收
器
(与监视
器
相连的专用计算机)。我们
在
视频源(摄像机)系统和显示
器
上都
使用
gstreamer。我们
使用
RTP、有效载荷96和libx264来编码视频流(没有音频)。有人有
使用
现有软件的建议吗?理想情况下,我希望能够运行几个小时的
测试
软件来生成足够的统计数据来量化系统。这意
浏览 8
提问于2014-05-26
得票数 3
回答已采纳
1
回答
Linux
中
的
多个
硬件计时
器
、
、
问题-
在
我的Linux系统上有一个间歇性的
时钟
漂移(2秒),所以内核计时
器
线程偶尔会被执行2秒+超时时间 问题-有
多个
硬件
时钟
源(TSC,HPET,ACPI_PM),如果主
时钟
源漂移,是否有可能创建内核计时
器
线程,强制
使用
辅助
时钟
源作为备用?
浏览 14
提问于2012-12-26
得票数 3
回答已采纳
1
回答
由两个过程控制的有限状态机及其状态
、
、
我试图实现的是,每当机器
在
S11
中
时,STint将分别与CLK2一起减少(因此我可以控制下降的速度)。然而,S0直到S10被CLK1控制。CLK1作为STint下降的
时钟
,但是它没有很好地工作,因为其他int(s)会一次又一次地减少。关于进一步的信息,这个FSM实际上类似于自动售货机,除了
在
S11,一个计时
器
将启动倒计时然后进入下一个状态,即S0。其他状态仅用于输入(如货币)和输出(如更改)。
在
S11
中
,只要计时
器
还在倒计时,ST就会被打开。 我有办法
浏览 0
提问于2018-06-08
得票数 0
3
回答
使用
HSE的STM32L152 UART波特率半部
、
、
、
我正在尝试
在
USART1上配置STM32L152的波特率。当
使用
外部
时钟
时,波特率是我配置的一半(例如57600而不是115200)。然而,当
使用
内部HSI时,一切都是正确的。内部为16 MHz,外部为8 MHz晶体,用于驱动32 MHz系统
时钟
的锁相环。 }
浏览 3
提问于2018-08-13
得票数 1
回答已采纳
1
回答
摩卡的承诺延迟
、
、
、
console.log('789') ) })});xxx 456 为什么上面的代码超时并卡在delay
中
?为什么
在
我的项目中,
在
默认情况下useFakeTimers设置为true的现有
测试
没有问题?如果useFakeTimers设置为真,则承诺延迟不能用于sinonTest()?顺便说一下,我
在
将sinon从1.17.6升级到2.4.1时遇到了这个问题。谢谢
浏览 3
提问于2017-08-23
得票数 2
回答已采纳
1
回答
如何
使用
具有多时区的
时钟
部件
、
、
、
、
我需要将时间显示
在
多个
时区,要么显示
在
顶部栏上,要么作为小部件显示
在
辅助监视
器
上。 我目前
使用
的Gnome
时钟
,这需要点击顶部栏和时间
在
不同的区域将显示在下拉菜单。是否有任何可以配置为
在
非系统时区的时区
中
显示时间的Conky
时钟
小部件?
浏览 0
提问于2021-06-02
得票数 2
1
回答
在
时钟
块层次结构的信号延迟
在
波形
中
的RTL层次结构
、
、
、
有一个
测试
平台环境,我正在做一些
测试
,我注意到
在
波形
中
,如果我从rtl层次结构中提取输入到rtl的特定信号,并从驱动
器
时钟
块提取相同的信号,我看到rtl层次结构
中
的信号与驱动
时钟
块层次结构
中
的相同信号相比延迟了一个
时钟
,而如果我提取从rtl层次结构
中
的rtl输出的波形
中
的信号,并且
在
监视
器
时钟
块层次结构中提取相同的信号,我看到监
浏览 14
提问于2021-03-16
得票数 0
1
回答
有没有办法
在
Chisel3
中
警告错误的
时钟
域交叉?
、
正如我从Chisel wiki
中
读到的,可以
在
单个模块
中
声明
多个
时钟
域。 但是,如果我们需要通过两个不同的
时钟
域读取/写入信号,那么管理亚稳态(具有双D锁存
器
、异步fifo等)是很重要的。有没有办法要求
在
设计
中
检查错误的
时钟
域?
浏览 18
提问于2019-04-08
得票数 2
回答已采纳
3
回答
单元
测试
时间限制代码
、
、
、
alignedTime - getFrequency(); } 应用程序的大多数部分都是独立于时间的单元
测试
(
在
本例
中
,uploadData有一个自然的单元
测试
),但是我想知道
测试
依赖于System.currentTimeMillis()的时间限制部件的最佳实践吗?
浏览 0
提问于2012-07-09
得票数 8
回答已采纳
2
回答
更改内部Android模拟
器
的时间
、
我正在创建一个android应用程序,它广泛
使用
android
中
的时间和日期功能,包括AlarmManager的许多用途。不过,对于
测试
来说,仅仅为了
测试
一些功能而改变windows的系统
时钟
是一件很痛苦的事情。 有没有办法改变模拟
器
上的
时钟
,让它认为它是
在
不同的日子?
浏览 7
提问于2011-03-04
得票数 5
回答已采纳
2
回答
为什么
在
FPGA设计中
使用
相同速度的
多个
时钟
?
、
、
、
在
研究网络周围的事物时,我注意到
在
几个设计
中
可能
使用
相同速度的
多个
不同的PLL
时钟
。为什么会这样呢?他们的FCLK_CLK1和FCLK_CLK2都在200 and。为什么这是推荐的,而不是一个单一的
时钟
在
200兆赫为两个?即使是相同的
时钟
,每个主要部件也会有自己的
时钟
,这是习惯吗?还是我漏掉了什么?
浏览 4
提问于2015-03-13
得票数 3
回答已采纳
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
NTP时钟服务器的使用介绍
时钟发生器在计算机中的作用?
Google AI的ALBERT在多个NLP性能基准测试中
DNSLOG在渗透测试中的使用技巧
晶振在GPS时钟系统中的应用
热门
标签
更多标签
云服务器
ICP备案
云直播
对象存储
腾讯会议
活动推荐
运营活动
广告
关闭
领券