腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
2
回答
按常量偏移
多
段
线
、
我有一条
多
段
线
,我需要用常量来偏移它。假设有一条
多
段
线
代表一条
高速
公路的中心
线
,我需要偏移/平行这条中心
线
50个单位(向左)和-50个单位(向右)来创建车道。我认为我应该使用MatrixXd或ArrayXd来存储
多
段
线
点?但也许有一个更好的对象来存储这些?我应该使用transpose()方法来实现我的并行操作吗?请注意,
多
段
线
点是二维的,而不是三维的。
浏览 0
提问于2018-05-23
得票数 0
1
回答
QuickOSM查询是否返回三角形多边形?
、
、
我正在尝试使用QuickOSM为QGIS3.6中的地图区域获取一些
高速
公路要素。查询运行成功,但返回一个三角形多边形和一个直线
多
段
线
-没有
高速
公路要素。以前从来没有遇到过这个问题,几天前一切都很好。
浏览 22
提问于2019-03-21
得票数 1
回答已采纳
1
回答
透视投影法确定直线的斜率
、
假设我有一条平行
线
沿着地面(伸向地平
线
)。如果我有一个相机,我知道它的倾斜角度,有没有方法来计算
线
的斜率投影到2D图像平面?即绿色的角度:然而,距离线的距离是未知的。
浏览 0
提问于2018-02-06
得票数 0
1
回答
是什么使两个数组映射到同一缓存行?
、
、
for ( i =0; i < 2; i++)dst[j][i] = src[i][j]; 对于具有8字节
高速
缓存
线
和总
高速
缓存大小为16字节的
高速
缓存,回答键说:“请注意,每个
高速
缓存
线
正好持有阵列的一行,
高速
缓存大小正好足以容纳一个阵列,并且src和dst的第i行映射到相同的
高速
缓存
线
。”因为第一
高速
缓存
线
被逐出并用dst替换,
浏览 33
提问于2018-06-04
得票数 1
2
回答
x86操作码对齐参考和指南
、
、
、
、
我正在JIT编译器中动态生成一些操作码,我正在寻找操作码对齐的指导原则。2)我还读到过使用nop来优化序列的并行性。通常,这些注释不会给出任何支持引用。阅读博客或评论说“做某事是个好主意”是一回事,但实际编写一个编译器来实现特定的操作序列并认识到大多数在线材料,尤其是博客,对实际应用是没有用处的,这是另一回事。所以我相信自己去找东西(反汇编,等等,看看现实世界的应用程序是做什么的)。这是一个我需要一些外部信息的案例。 我注意到编译器通常会在之前的指令序列之后立即开始奇数
浏览 2
提问于2010-03-21
得票数 4
回答已采纳
1
回答
MESI协议监听实现问题
、
、
当两个核心具有相同的数据并且
高速
缓存
线
处于状态S时,意味着它们都具有干净且相同的数据。在t=0,核心1写入
高速
缓存
线
,核心1将切换到M(修改),核心2最终将处于I(无效)状态。假设
高速
缓存2知道
高速
缓存1更新了
高速
缓存
线
需要5秒。 假设在t=2,内核2写入相同的
高速
缓存
线
并切换到M状态。来自核心2的这个写入动作将在t=7 (2+5)被通知给核心1。然后核心2需要在t=5使
高速
缓存2无效,核心1在t=
浏览 28
提问于2019-02-10
得票数 0
2
回答
同时访问共享内存会影响性能吗?
、
对于我的多核系统,我有一个简单的多线程应用程序。这个应用程序有一个并行区域,其中没有线程写入给定的内存地址,但一些线程可以同时读取。
浏览 0
提问于2011-05-29
得票数 2
回答已采纳
2
回答
处理器如何获取
高速
缓存
线
?
、
、
、
当处理器预取数据的
高速
缓存
线
时,它是从该地址预取到字节数,还是从该地址预取到
高速
缓存
线
的一半并向后预取到
高速
缓存
线
的一半? 例如,假设
高速
缓存
线
是4个字节并且从地址0x06预取。
浏览 1
提问于2013-09-11
得票数 2
1
回答
测量缓存
线
利用率
、
、
、
有没有办法测量缓存
线
的利用率?我所说的
高速
缓存
线
利用率是指在驱逐
高速
缓存
线
之前读取或写入的
高速
缓存
线
字节的分数。我的目标是运行Linux的Intel CPU。度量不一定要来自物理CPU本身。
浏览 1
提问于2015-11-10
得票数 1
1
回答
缓存地址映射是如何工作的?
、
我开始了解cpu缓存是如何在基础层面上工作的。不过,有一点我很困惑。当cpu从恰好具有相同标记和设置的两个地址获得命中时会发生什么情况?据我所知,当它是“点击”时,计算机只考虑标签和集合。因此,如果这两个地址一个接一个地运行,缓存将有一个“命中”。为什么这
浏览 14
提问于2018-02-22
得票数 2
回答已采纳
2
回答
什么是真正的分享?
、
在阅读this问题时,我遇到了“虚假分享”和“真实分享”这两个术语。我读过什么是虚假分享,但我找不到任何关于真正分享的东西。虽然在前面提到的问题中,这个术语被描述为“建设性干扰”,但我仍然不明白它的意思。
浏览 56
提问于2019-08-22
得票数 8
回答已采纳
1
回答
C#中的缓存模拟
、
、
、
、
用户输入块大小、
高速
缓存大小和用于在
高速
缓存中放置块的二进制数。 在块放置之后得到的
高速
缓存
线
将被显示在html表中,并且整个
高速
缓存的块排列也应该被显示。我不知道如何根据选定的块大小显示这些缓存
线
和缓存的排列。有什么帮助吗?
浏览 2
提问于2013-04-01
得票数 2
3
回答
缓存路和缓存组之间的区别
、
每条
高速
缓存
线
为32字节。因此,我知道RAM将被分成256个4096KB的页,每个页映射到一个缓存组,其中包含4个缓存
线
。 我有多少个缓存路?我甚至不确定什么是缓存方式。有人能解释一下吗?
浏览 2
提问于2014-02-07
得票数 17
1
回答
缓存颠簸,一般帮助理解
d(max), e(max); a(i) = b(i)*c(i) + d(i)*e(i); ARM Cortex A9是四路组相联的,每个
高速
缓存
线
为32字节,总
高速
缓存为32kb。总共有1024条
高速
缓存
线
。为了执行上述计算,必须移位一个
高速
缓存
线
。当要计算a(i)时,b(i)将被去掉。然后,当循环迭代时,需要b(i),因此另一个向量被移位。在上面的示例中,没有缓存重用。理想情况下,每个填充应至少等于
浏览 0
提问于2014-02-04
得票数 3
2
回答
MESI协议-是什么在原子操作期间将缓存
线
保持在独占模式?
、
、
、
、
我正在阅读一些关于
高速
缓存一致性的MESI协议的内容。我已经读取了x86-64中原子操作,例如XCHG在独占模式下访问缓存
线
。但是根据该协议,如果另一个内核对该
高速
缓存
线
中的存储器位置进行读取或写入,则该
高速
缓存
线
可以转变为共享或无效状态。那么,当内核执行原子操作时,这种情况会发生吗?它是如何预防的?
浏览 53
提问于2021-07-24
得票数 1
回答已采纳
1
回答
如何使用clflush?
、
、
、
我想测量一下在clflush之后访问一个表条目和访问另一个条目之间的时间差。下面你会发现我的尝试,我几乎没有得到上述两个操作的惩罚。该表的长度为256,每个条目中有8位。我怀疑我的clflush不能正常工作。我在用-O3 flag在gcc编译。 #include <stdlib.h> #define ARRAYSIZE(arr) (sizeof(arr)/sizeof(arr[0]))
浏览 10
提问于2016-09-12
得票数 3
2
回答
每级存储器层次结构的延迟测量
、
、
、
我想测量从L1到主存的每个内存层次结构级别的延迟。所以,我试图在上理解1-single.c程序。为什么数组的索引是由(i * 16) & lengthMod计算的?i=0, [(i * 16) & lengthMod]=0, [i*16]=0i=2, [(i * 16) & lengthMod]=32, [i*16]=32 i=3, [(i * 16) & lengthMod]=48,
浏览 0
提问于2014-09-22
得票数 1
2
回答
LUT及类似产品的L1/L2缓存行为是什么?
、
、
、
假设64位双精度类型的LUT为512KB。一般来说,CPU如何缓存L1或L2中的结构?CPU使用哪种算法来确定它在L2缓存中保留的内容?它是否遵循某种前瞻性策略?
浏览 0
提问于2010-12-03
得票数 4
2
回答
原子写入附近的单字节变量
、
、
、
假设在一台多处理器机器上,有两个全局变量A和B,每个变量的大小都是一个字节,它们在内存中彼此靠近,并且有两个CPU执行以下代码。read Awrite Aread Bwrite B 仅从物理上看,如果没有任何显式锁定,我们会认为上述情况是不正确的,因为A和B可能在同一缓存行中,并且CPU 1需要读取整个缓存行,更改单个字节的值,然后再次写入该行;如果CPU 2在两者之间对缓存行进行读取-修改-写入,则对B的更新可能会丢失。(我假设A和B的更新顺序并不重要,我只关心确保两次更新都不
浏览 0
提问于2017-05-16
得票数 3
2
回答
缓存一致性MOESI协议
、
处理器A拥有与处理器B共享的
高速
缓存
线
。另外,如果它是“无效”而不是“共享”,会有什么不同吗? 谢谢。
浏览 1
提问于2010-05-21
得票数 0
回答已采纳
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
华丰科技(688629.SH):拟投资建设高速线模组生产线
XLT-iATE测试系统-高速线测试测量方案
沃尔核材:400G高速通信线已实现稳定量产 800G高速通信线已完成产品开发
隔行求和与多线表头制作!
多线编程的理想与现实
热门
标签
更多标签
云服务器
ICP备案
对象存储
腾讯会议
云直播
活动推荐
运营活动
广告
关闭
领券