腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
2
回答
对
FPGA
进行
编程
?
、
我想在一个电路板上
编程
一个
FPGA
,它有一个插座(zif等或任何适用的)用于所说的
FPGA
,它可以从那里移除并重新连接,而无需焊接。我想知道哪里可以找到适合用这种方式对
FPGA
编程
的电路板?一旦
FPGA
被
编程
,它们将通过焊料连接到另一个不同的PCB上。如果可能的话,我希望使用VHDL。
浏览 1
提问于2012-04-23
得票数 1
回答已采纳
1
回答
Bash循环并行化和迭代
、
、
、
目标如下:我总共有40个
FPGA
。10个
FPGA
连接到一个程序员,也就是说,我有4个程序员来闪存所有40个
FPGA
。
FPGA
只能在每个程序员上连续
编程
。 现在我需要一个循环来
编程
所有的40个
FPGA
。为了加快/加速这个过程,我想并行地
编程
4个程序员的
FPGA
,即4个并行的闪存脚本。在执行每个程序员的下一个闪烁过程之前,必须完成闪烁过程。为了简单起见,让我们假设FPGAs的编号是01到40。programmer1:
F
浏览 0
提问于2019-02-14
得票数 1
回答已采纳
2
回答
使用以太网对
FPGA
进行
编程
、
我必须通过以太网连接使用bootloader对
FPGA
进行
编程
。我的问题是,在对
FPGA
的闪存进行
编程
时,我是否需要删除
FPGA
的输入。 关于乌兹米德
浏览 40
提问于2021-01-22
得票数 0
1
回答
myRIO模块-
编程
串行闪存与只
编程
FPGA
我有并提出问题,在myRIO模块上运行的唯一方式是如果它是通过USB
编程
的。它在关闭电源并重新启动后不能运行。在通过USB对笔记本电脑进行
编程
后,拔掉笔记本电脑的插头即可运行。我怀疑是因为
FPGA
只能通过USB在内部加载映像,所以在重新启动电源后没有运行。是否有一些特殊的LabVIEW命令来对
FPGA
上的串行闪存进行
编程
,以使
FPGA
在加电状态下运行,或者通过USB对
FPGA
进行
编程
总是对串行闪存进行
编程
?
浏览 34
提问于2021-01-08
得票数 1
回答已采纳
8
回答
FPGA
中的神经网络仿真器?
、
为了学习
FPGA
编程
,我计划在
FPGA
中编写一个简单的神经网络(因为它是大规模并行的;这是少数几个
FPGA
实现可能比CPU实现更快的事情之一)。谢谢!
浏览 11
提问于2010-02-03
得票数 27
2
回答
如何用微控制器编写点阵iCE40超级程序
、
、
、
我试图用iCE40单片机编写一个stm32F4超级
FPGA
程序,并试图弄清楚如何将配置文件加载到微控制器上,以便通过SPI将配置文件发送给
FPGA
进行
编程
。微型和
FPGA
都在我设计的PCB上,它们之间有一个SPI通道。这将在
编程
之后使用,只用于两者之间的通信。我试图这样做,因为我希望不需要购买一个
编程
电缆,并包括闪存在我的PCB存储程序,因为我已经需要SPI通信之间的微型和
FPGA
之间的应用,我希望使事情更容易对我自己,可能做了相反的… 下面是我编写的发送文件的函数所有
浏览 4
提问于2019-09-10
得票数 1
回答已采纳
7
回答
FPGA
设计的配置管理
、
、
、
哪个配置管理工具最适合
FPGA
设计,特别是Xilinx
FPGA
的VHDL
编程
和C语言
编程
的嵌入式(microblaze)软件?
浏览 1
提问于2010-06-05
得票数 3
回答已采纳
1
回答
FPGA
DE1-SoC Cyclone V覆盖设备树
、
、
、
、
我正在尝试设置Terasic Ubuntu16.0桌面SD卡上的覆盖设备树
编程
的DE1-SoC Cyclone V Terasic的现场可
编程
门阵列的MSEL到00000我已经使用设备树源socfpga_cyclone5
fpga
-mgr = <&
fpga
_mgr0>;
fpga
-bridges = <&
fpga
_bridge0>, <&
fpga
_bridge1>,[
fpga
2
浏览 64
提问于2020-11-09
得票数 1
4
回答
FPGA
与计算机系统的有效集成
FPGA
在工业上得到了广泛的应用,通过在
FPGA
上实现程序而不是软件来获得更好的性能。那么,这些公司是做什么的呢?比如,他们是使用一些特殊的
FPGA
,可以插入到计算机系统中的PCI插槽中,还是可以用集成的
FPGA
购买一些可以被程序员轻松覆盖的特殊的SoC?我在高级语言
编程
方
浏览 8
提问于2014-01-04
得票数 8
回答已采纳
1
回答
有没有Matlab支持的价格合理的入门级
FPGA
开发板?
、
、
我只是想知道这是否可能?我发现了这块板:
浏览 0
提问于2012-12-07
得票数 1
回答已采纳
1
回答
从DE1板到PC机的VHDL接口
、
、
、
、
altera板设计一个简单的IC测试器,我真的想实现一个简单的用户界面,用户可以用它将变量输入到VHDL程序(例如一个小型的C++应用程序/表单/yougetmypoint),所以我的基本想法是:2)
FPGA
在PC屏幕上启动应用程序,询问一些简单的信息。
浏览 0
提问于2018-03-13
得票数 0
回答已采纳
1
回答
如何将此代码作为Nios硬件运行?
、
、
、
、
我有一个Nios 2项目,应该能够作为硬件运行在我的
FPGA
上,但如何?它可以用Quartus II程序员中的一个系统加载
FPGA
:更新 可以在DE2板上运行操作系统,但是程序会执行得很快。
浏览 4
提问于2013-08-01
得票数 2
回答已采纳
1
回答
FPGA
编程
后会自动复位吗?
、
、
、
我正在做
FPGA
项目,现在只有一个问题。 当更新
FPGA
板上的位流时,会自动复位
FPGA
内部的所有触发器吗?使用Vivado设计
FPGA
时,有一个重置外部端口,用户必须切换该端口才能重置
FPGA
。如果一个初始的
FPGA
编程
过程自动复位所有触发器,为什么我们还需要一个外部复位端口?
浏览 48
提问于2018-08-13
得票数 1
1
回答
OpenVINO工具包是如何对
FPGA
进行
编程
的?
、
、
、
、
我只是个
FPGA
和硬件
编程
的初学者。我只用quartus和DE10标准的现场可
编程
门阵列构建了NIOS,并尝试了一些东西(我再也无法访问了)。因此,我所知道的就是创建一个位流或网表来对
FPGA
进行
编程
,这可以在设计完成后通过quartus的
编程
器功能来完成。我这里的问题是,当代码是用python编写的,并且可能使用几个库时,OpenVINO如何设法对
FPGA
进行
编程
。我已经订购了OpenVINO入门平台..但我需要知道这是怎么回事。
浏览 44
提问于2020-04-26
得票数 0
1
回答
FPGA
的配置数量限制?
、
、
我对
FPGA
的技术很感兴趣。我想买一个来测试一些算法的硬件实现/加速,但我认为我可以重新配置一个电路板或单个矩阵单元的次数肯定有硬件限制。有这样的限制吗?
浏览 3
提问于2011-06-15
得票数 3
回答已采纳
1
回答
如何在LabView项目开发过程中模拟外部硬件
、
它有一个
FPGA
卡,我已经从外部连接到了一个传感器。 我想知道如何执行“周期精确”模拟,包括模拟传感器的自定义外部刺激。模拟labView ->
FPGA
-> labView接口的例子有很多,但对LabView ->
FPGA
->外部硬件的模拟还很少。如果它不是NI
FPGA
系统,我会为此编写一个HDL测试台,但是在NI
FPGA
框架中,我不知道把我的测试台放在哪里。事实上,有一个地方可以放置硬件描述语言测试平台,但正如我所说,唯一可用的接口是labView代码和现场可
浏览 1
提问于2013-06-18
得票数 1
1
回答
利用
FPGA
的nioss2处理器实现两个数的相加
、
、
我是第一次接触
FPGA
和nios2。我想使用niosII将两个整数相加。当我要将两个整数相加时,我写了一段C代码,如下所示。计算机还是
FPGA
板?这里是否必须使用自定义组件来执行此操作?niosII中有没有内置的算术运算?请任何人都能给我答案。提前谢谢。
浏览 7
提问于2021-11-01
得票数 0
1
回答
如何从运行在NIOS2处理器上的软件中检测出哪一个Altera
、
、
有没有什么方法来检测软件运行的
FPGA
是哪一个? 要回答评论中的问题:为什么我在乎我在哪个
FPGA
上?对于生产,我们使用EPCS控制器的设计来
编程
所有的东西。这个
编程
流对Quartus版本不敏感,不像使用Quartus程序员的.jic流。不幸的是,对于新的EPCQ设备,您必须正确
编程
EPCQ的非易失性寄存器与适当的等待状态和寻址模式,以便
FPGA
将正确配置。EPCQ数据表中有一个表,根据
FPGA
家族和EPCQ的大小,说明等待状态应该是什么。EPCQ的大小我可以问EPCQ
浏览 5
提问于2015-06-28
得票数 2
1
回答
在Xilinx中映射大小大于4MB的PCIe条区域
、
、
、
、
我们正在用Xilinx开发一个带有自定义处理器、Microblaze和VC709中的一些外围设备的系统。我们正在使用两个'PCIe :BAR‘在'AXI桥为PCI速成3’。例如,当我们将BAR0设置为2GB,BAR1设置为2MB时,我们将得到两个4KB和4MB的区域。当我们尝试改变不同的条形组合时,这种情况并没有改变。 0a:00.0 Memory controller: Xilinx Corporation Device 7038 Subsystem: Xilinx Corp
浏览 0
提问于2018-12-06
得票数 0
回答已采纳
1
回答
用
FPGA
学习密码学
我有一个
FPGA
,我很好奇我能用什么密码应用程序。我只是一个业余/安全研究人员,而不是一个专业的密码专家。我也很想知道什么东西不能用
FPGA
.换句话说,哪些算法适合或不适合
FPGA
?
浏览 0
提问于2012-11-26
得票数 3
回答已采纳
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
小白鼠也可以FPGA编程
基于Flash单元的FPGA编程原理研究
FPGA现场可编程门阵列是什么?
FPGA硬件电路与软件编程设计合辑
FPGA现场可编程门阵列的基本结构
热门
标签
更多标签
云服务器
ICP备案
云直播
对象存储
腾讯会议
活动推荐
运营活动
广告
关闭
领券