腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
1
回答
内核函数asm_do_IRQ()中的irq与我在模块中请求的irq不同
、
、
、
当我触发gpio
中断
时,驱动程序工作正常,但asm_do_IRQ中的irq数是62,.I无法理解。为什么irq号和我要求的不一样?驱动程序如下: #include <
linux
/interrupt.h> #define GPIO_N 36
浏览 0
提问于2013-04-08
得票数 4
回答已采纳
1
回答
如何在
Linux
上获取
中断
向量编号?
、
、
、
、
2063 2063 Machine check pollsMIS: 0 如何获取"NMI“"LOC”"SPU“"PMI”等的
中断
号
浏览 3
提问于2012-07-08
得票数 2
回答已采纳
1
回答
中断
嵌套的,排序
、
、
、
我正在阅读
Linux
,我有以下问题(X86_64 Arch); 当
PIC
向CPU发送一个
中断
时,会禁用这个特定的
中断
直到确认来自CPU?与上述问题有关,但是如果CPU正在
处理
其ISR中的一个
中断
,如果同一个设备向CPU发送了3个
中断
,这将如何
处理
?这会在某些缓冲区中序列化(如果是,where)?X86体系结构支持基于优先级的
中断
?
浏览 3
提问于2021-01-09
得票数 1
1
回答
x86
PIC
,QEMU在所有CPU上引发
中断
是否正确?
、
、
、
、
我最近不得不解决x86
PIC
的一个专有操作系统问题,操作系统只在CPU0上预期计时器
中断
。我启用了IO-APIC来解决这个问题,并执行了CPU控制,这样
中断
就只会传给CPU0。问题解决了。即,当只有一个
PIC
在使用时,提高所有CPU上的定时器
中断
。有问题的“硬件”是QEMU/KVM。 这里是不是QEMU/KVM有问题?操作系统是否做了一个无效的假设?我怀疑QEMU/KVM这样做是完全正确的,操作系统应该能够
处理
CPU上的计时器
中断
!= 0
浏览 4
提问于2014-05-07
得票数 5
1
回答
客户操作系统使用什么
中断
控制器,找到它
、
我的主机系统是
Linux
。我使用qemu作为仿真器。我想知道客户操作系统使用的是什么
中断
控制器。其他信息还包括所谓的
中断
等。 请详细指导我
浏览 3
提问于2014-03-19
得票数 0
1
回答
带有picos18的
pic
18f4520 -
中断
问题
、
、
、
我正在编写
PIC
18F4520程序,并使用picos18进行多任务
处理
。我需要用PORTB控制按钮。我正在使用
中断
,但我面临着一个问题。可能的原因是什么?
浏览 1
提问于2011-05-22
得票数 1
3
回答
挂起的
中断
的概念是什么?
、
、
、
、
我无法理解“待定
中断
”一词。我的意思是,我所看到的异步事件就像“时间,潮水和
中断
”,没有等待。请有人解释一下这是如何使用的。编辑:定义明智理解(英文意思),但是如果我应该
处理
以前发生过的
中断
,我是否在查看硬件设备上的数据缓冲?
浏览 6
提问于2015-03-14
得票数 2
回答已采纳
1
回答
识别微秒范围内的POSIX读取暂停
、
、
我必须在C++/
Linux
中实现J1708协议。我想完全在用户空间实现这一点,但我不知道这是否可能。 问题是,消息仅通过位时间进行分隔。
浏览 1
提问于2011-10-06
得票数 2
1
回答
request_irq()在内部做什么?
、
、
、
、
据我所知,“分配
中断
线”,但是 > what is happening after request_irq()?
浏览 0
提问于2016-12-21
得票数 9
1
回答
关于上半
处理
程序中是否禁用interuppts的进一步说明。
、
、
剩下的只有一个:在当前
处理
器上禁用所有其他
中断
的情况下,执行快速
中断
(使用SA_INTERRUPT标志请求的
中断
)。注意,其他
处理
器仍然可以
处理
中断
,尽管您永远不会看到两个
处理
器同时
处理
相同的IRQ。我要补充的是,我在这方面问的是2.6.10内核,这是所涉及的
处理
器上的最新版本。 同样,帮助理解
Linux
中的“掩蔽”和“禁用”
中断
之间的区别也是有帮助的。从我的研究来看,掩蔽似乎是在
浏览 4
提问于2012-12-01
得票数 2
3
回答
关于同一来源的
中断
的一些内容
、
、
、
据说 当
PIC
发送
中断
时,
PIC
将不会从同一源发送另一个
中断
,直到通过I/O端口确认
中断
为止。这是因为
中断
处理
程序通常操作关键的数据结构,并且经不起新的自身调用的干扰(即它们不是重入的)。同一来源和不同来源的
中断
之间有什么不同吗?
浏览 0
提问于2012-06-20
得票数 3
回答已采纳
1
回答
如何在FreeRTOS中使用
中断
处理
程序?
、
、
、
您好,我正在尝试将 devKit用于我正在
处理
的一个项目,据我所知,在创建新项目时,它会创建基本上利用和OpenPicus库的代码。我想知道的是如何在FreeRTOS内核中使用
中断
,或者通过OpenPicus (我认为这是不可能的)。我读到过FreeRTOS中的ISR可以用__attribute__ ( ( signal ) )指令指定,但是它们是如何链接到特定
中断
的呢?(uart或者甚至是一个引脚正在变高?)
浏览 6
提问于2011-03-14
得票数 1
回答已采纳
2
回答
当禁用
中断
时会发生什么,以及如何
处理
不知道如何
处理
的
中断
?
、
、
、
、
当您禁用
中断
(使用cli指令在x86中)时,到底会发生什么?另外,如何
处理
一个你不知道如何
处理
的
中断
呢?有没有办法告诉
PIC
(或设备,如果你不知道设备是什么),“是的,我收到你的信
浏览 5
提问于2012-05-20
得票数 12
回答已采纳
2
回答
如果我在ISR中禁用
中断
,会发生什么情况?
、
、
如果在
中断
的ISR中禁用该
中断
,会发生什么?
PIC
18F4580的数据表指出,如果
中断
在ISR内部被禁用,则“可能会发生不稳定的行为”。
浏览 0
提问于2010-09-25
得票数 3
回答已采纳
1
回答
一个
中断
处理
程序如何
处理
,直到同一个源空闲?
、
、
、
请注意,单个
中断
源(计时器、键盘等)将不会向
处理
器发信号通知新的
中断
,直到
处理
器已经指示对来自该源的先前
中断
的
处理
是done'',即使系统范围的
中断
使能标志为on。谁告诉
PIC
当前
中断
已结束,以及“系统范围
中断
启用标志”是什么意思?
浏览 1
提问于2012-05-07
得票数 0
1
回答
这是什么意思?(大小和偏移)
、
、
、
装载/储存 偏移量是表本身的虚拟地址。这个大小是减去1的表的大小。这个结构可以用SIDT指令再次存储到内存中。
浏览 2
提问于2013-01-06
得票数 0
3
回答
在
Linux
或Windows中按精确周期调度任务
、
、
、
、
我想知道是否有可能用C/C++编写一个程序,它可以在
Linux
或Windows上运行,并在设置为特定周期(例如,每秒2000次)的系统计时器上挂钩
中断
处理
程序,我希望这个
中断
具有最高优先级,这意味着它必须每隔半毫秒执行一次,并且在执行时不能
中断
。我们也有基于
PIC
微控制器的解决方案,但通用
处理
器将拓宽我们的视野。 我的猜测是,有一些定制的
Linux
内核用于嵌入式应用程序,所以我正在寻找一些资源,我们可以开始试验。
浏览 2
提问于2011-07-23
得票数 4
回答已采纳
2
回答
清除
linux
内核中的挂起
中断
、
、
、
、
. // some interrupts come during this time在我调用local_irq_enable()之后,所有阻塞的
中断
(挂起的
中断
有什么东西可以清除挂起的
中断
吗?我的代码运行在ARM aarch64机器上。
浏览 9
提问于2020-08-07
得票数 0
回答已采纳
3
回答
使用outb和inb进行低级I/O访问
、
、
、
、
我很难理解
中断
是如何工作的。下面的代码初始化可编程
中断
控制器 #define
PIC
0_DATA 0x21 /* Master
PIC
data register address. */ outb (
PIC</e
浏览 20
提问于2012-01-22
得票数 5
回答已采纳
2
回答
PIC
是否
处理
不可屏蔽的
中断
?
、
、
、
、
是否有单独的通信总线用于绕过可编程
中断
控制器的不可屏蔽
中断
? 或者,
PIC
是否管理所有
中断
,但按照约定传递所有不可屏蔽的
中断
?
浏览 3
提问于2013-01-19
得票数 6
回答已采纳
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
python中断和异常处理
Solana网络出现中断,无法处理交易
linux系统故障处理
今日速达故障处理?——客户端意外中断,自动退出?
Kali Linux SSH登录故障处理
热门
标签
更多标签
云服务器
ICP备案
实时音视频
对象存储
即时通信 IM
活动推荐
运营活动
广告
关闭
领券