I在Ubuntu20.04上安装了Quartus Prime 21.1,运行良好。
I也有ModelSim 20.1.1,它运行良好的
我在Quartus Prime上找到了通往ModelSim的正确路径,它甚至可以识别版本(不幸的是,我不允许把图片放在这里,但相信我,这部分我做对了)。我试过两种变体:
( a) /home/domvito55/intelFPGA_lite/20.1/modelsim_ase/bin
和
( b) /home/domvito55/intelFPGA_lite/20.1/modelsim_ase/linuxaloem
,但是当我试图从Quartus内部运行Mod
您好,我已经在Ubuntu 16.04上安装了Modelsim 32位版本。我还安装了相关的32位库,它运行良好。(模拟适用于其他项目)
但是,当我尝试在pulpino上运行helloworld时,我遇到了这个问题。
make helloworld // 100% fine
make vcompile // 100% fine
make helloworld.vsim // this gives following issue. in vsim
** Fatal: ** Error: (vsim-3828) Could not link
### 'vsim_auto_compile
当我单击按钮Run functional Simulation下时,我会看到以下错误:
Determining the location of the ModelSim executable...
Using: C:\altera\13.1\modelsim_ase\win32aloem
To specify a ModelSim executable directory, select: Tools -> Options -> EDA Tool Options
Note: if both ModelSim-Altera and ModelSim executables are a
使用此代码时:
library IEEE;
use IEEE.Std_logic_1164.all;
use IEEE.Numeric_STD.all;
entity CLOCKDIVIDER_TB is
end entity CLOCKDIVIDER_TB;
architecture BENCH of CLOCKDIVIDER_TB is
--declare component
component ClockDivider
Port(
CLK : IN STD_LOGIC;
RST : IN ST
我目前使用的是modelsim SE 5.8e。它不支持SystemVerilog。我需要使用SystemVerilog来设计和验证我的项目。你知道哪个版本的Modelsim能很好地支持sytemverilog的设计和验证子集吗?我之前使用过VCS,并试图找到它,如果我可以使用Modelsim代替VCS进行模拟。
提前感谢!
使用ModelSim 10.1d运行以下简单代码时
program test;
initial begin
$display("hello world");
end
endprogram
我在看Error loading design。这个问题可以在这里转载:
我知道ModelSim不支持SV断言/覆盖,但是program块呢?
我的问题与modelsim所做的初始化有关。我希望使用特定范围内的整数(例如,范围0到511 )。下面是用VHDL编写的声明:
signal cnt : natural range 0 to 511;
如果我没有初始化这个信号(例如在一个重置中),那么在默认情况下,modelsim会分配最左边的值。对于我的信号,它将是0。
我的问题是,我想强制modelsim在模拟中将其值初始化为'U‘或'X’,而不是最左边的值,这可能吗?
我愚蠢地把引导放在它自己的228米空间分区中,现在当我试图进行升级时,它总是告诉我它没有空间。
我试图删除旧包,但仍然没有足够的空间。
有没有一种方法可以摆脱这个/boot分区,并将它与根结合起来?
或者增加它的大小?
这是一个远程服务器,我只有命令行访问权限。
谢谢
更新:
dpkg -l | grep linux-image
ii linux-image-3.2.0-23-generic 3.2.0-23.36 Linux kernel image for version 3.2.0 on 64 bit x86 SMP
我试图在Ubuntu18.04中执行Modelsim/Questa,但它返回以下错误消息:
Error in startup script:
Initialization problem, exiting.
Initialization problem, exiting.
while executing
"InitializeINIFile quietly"
invoked from within
"ncFyP12 -+"
(file "/mtitcl/vsim/vsim" line 1)
** Fatal: Rea