腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
工具
TVP
最新优惠活动
文章/答案/技术大牛
搜索
搜索
关闭
发布
精选内容/技术社群/优惠产品,
尽在小程序
立即前往
文章
问答
(9999+)
视频
沙龙
2
回答
时钟
周期是一段时间吗?
我正在阅读Patterson的“计算机组织与设计”第五版,他们将
时钟
速度定义为:
时钟
周期(一些离散的时间)之
浏览 0
提问于2019-08-31
得票数 1
2
回答
系统
时钟
与辅助
时钟
的区别
、
、
在Vxworks中,我们有各种
时钟
,如系统
时钟
和辅助
时钟
,还有如下所示的各种API sysAuxClkConnect( )-将一个例程连接到辅助
时钟
中
浏览 7
提问于2013-08-20
得票数 4
回答已采纳
1
回答
在CUDA中,通过clock()和clock64()测量的
时钟
是什么?
、
、
在CUDA中,clock()和clock64()测量的
时钟
是多少?我怎样才能解决这个困惑呢? 编辑:我通过将从cudaGetDevicePro
浏览 13
提问于2014-11-22
得票数 4
1
回答
何时系统时间与硬件
时钟
同步?
引用https://wiki.archlinux.org/title/System_时间的话:从启动时的硬件
时钟
设置系统
时钟
。保持系统
时钟
的准确时间,参见#时间同步。谁负责在关机时从系统
时钟
设置硬件
时钟
的最后一步?
浏览 0
提问于2021-09-29
得票数 1
回答已采纳
3
回答
QEMU中CPU的定时器供给
、
、
、
、
我正在尝试用CPU cortex m4来模拟STM32机器的
时钟
控制。它是在 STM32参考手册 提供给内核的
时钟
由HCLK提供。RCC向皮层系统定时器( SysTick )的外部
时钟
馈送AHB
时钟
(HCLK)除以8。SysTick既可以使用该
时钟
工作,也可以使用可在SysTick控制和状态寄存器中配置的Cortex
时钟
(HCLK)工作。我的困惑是,我应该提供" HCLK“的
时钟
频率,我已经为STM32开发,以发送
时钟
脉冲到皮质m4或皮质-m
浏览 201
提问于2019-07-02
得票数 2
回答已采纳
2
回答
嵌入式系统的系统
时钟
与硬件
时钟
(RTC)
、
、
、
、
系统
时钟
由内核维护,硬件
时钟
由实时
时钟
(RTC)维护。都是相互独立的吗?有人能让我知道这两个钟的区别吗。
浏览 0
提问于2022-07-20
得票数 5
回答已采纳
1
回答
STM32 TIM1内部
时钟
(CK_INT)
、
、
浏览 2
提问于2018-11-24
得票数 2
1
回答
是否仅当宏正在运行时才将键盘键映射到Excel按钮?
、
我有一个带有三个按钮的电子表格:开始
时钟
、停止
时钟
和输入时间。启动
时钟
在单元格中启动
时钟
显示,并每秒更新一次。停止
时钟
,停止
时钟
。Enter time将
时钟
显示中的当前值插入当前选定的任何单元格。有没有一种方法可以将单个键盘键(比如insert)映射到enter time按钮,该按钮只有在
时钟
运行时才有效,并且一旦按下停止时间,映射就会结束?
浏览 0
提问于2016-07-07
得票数 0
2
回答
了解
时钟
、
、
我只是想知道我是否以正确的方式理解了
时钟
,到目前为止,这是我所理解的。 因此就有了
时钟
发生器,它可以是
时钟
、晶体振荡器或压控晶体振荡器。
时钟
发生器产生
时钟
信号或
时钟
脉冲(我可以互换使用,但我确实理解,脉冲是实际的上升和下降,而信号是携带信息的能量传输)。有两个脉冲,一个正脉冲,一个负脉冲,并且在每个脉冲内有两个边沿(也是正和负)。衡量一个
时钟
周期每秒发生的时间被称为频率(一个
时钟
周期是一个正脉冲,一个负脉冲相邻出现),这就是我感到困惑的地方。
时
浏览 3
提问于2014-04-23
得票数 0
1
回答
ice40
时钟
延迟,输出时序分析
、
、
、
我有一个ice40,它驱动ASIC的
时钟
和数据输入。是我的
浏览 6
提问于2020-07-14
得票数 0
回答已采纳
2
回答
浮点数与定点数和性能
、
、
有了固定点,假设你有一个数字555,你想要乘以1.54,你可以将555,154和100加载到寄存器中(三个
时钟
),再乘以154 (四个
时钟
),再除以100 (四个
时钟
),然后将输出寄存器加载到内存中(一个
时钟
使用浮点数,您需要将值555和1.54加载到寄存器中(两个
时钟
),获得较大的缩放/指数(一个
时钟
),减去缩放(一个
时钟
),归一化一(乘法需要四个
时钟
),乘以(四个
时钟
),然后将输出寄存器保存到内存(一个
时钟</e
浏览 0
提问于2012-12-25
得票数 2
3
回答
Modelsim:如何设置27 MHz
时钟
、
我想在中设置一个27兆赫的
时钟
信号。我通常通过右击signal -> clock -> setup period来设置
时钟
。例如,50 MHz
时钟
-> 20 ns或者我使用了force语句。因为27 MHz
时钟
是特殊的,它不是一个整数周期,如果我用appx值设置
时钟
,它总是有计时问题。 那么,我如何设置这个
时钟
呢?
浏览 17
提问于2010-12-02
得票数 1
回答已采纳
3
回答
最大的硬件
时钟
更新Linux内核“11分钟模式”可以做什么?
、
、
当某些与时间相关的程序(如ntpd)在Linux系统上运行时,内核将切换到所谓的“11分钟模式”(参见hwclock手册页),它将每11分钟从系统
时钟
中自动更新硬件
时钟
。在SLES11上,我根据经验确定,如果我将硬件
时钟
设置为系统
时钟
后大约10小时的时间,那么11分钟的模式似乎无法使硬件
时钟
与系统
时钟
匹配。但是如果我把硬件
时钟
设置在系统
时钟
后面5分钟,11分钟模式就完美匹配了。更新:
浏览 0
提问于2011-12-05
得票数 18
1
回答
在设计支持
时钟
同步的网络时,何时应该使用透明
时钟
或边界
时钟
?
、
在设计包含IEEE-1588 (PTP)的网络时,分组延迟变化(PDV)是一个重要的定时误差来源.边界
时钟
(网络节点作为上游节点的从
时钟
和下游节点的主
时钟
)和透明
时钟
(测量定时包的延迟以便下游从
时钟
可以补偿的节点实现透明
时钟
与实现边界
时钟
、最小化PDV影响的网络性能有什么不同?
浏览 0
提问于2015-07-24
得票数 3
回答已采纳
1
回答
如何使用ALSA将音频
时钟
从系统
时钟
转移到系统
时钟
?
、
、
、
、
我也想 这和ALSA有可能吗?
浏览 2
提问于2016-10-30
得票数 0
回答已采纳
1
回答
关于在Omnet++中模拟
时钟
模块的问题
、
、
场景: 节点1(发送方)具有本地
时钟
(40.000 MHz),并将此
时钟
信号作为连续比特流(01010101...)发送。在到节点2(接收器)的串行(即光纤)链路上。节点2具有它自己的(本地或全局,例如41.000 MHz)
时钟
,并且必须使用它从节点1接收的(
时钟
)数据来确定节点1的本地
时钟
相对于它自己的
时钟
的相位和频率。同样,节点2(具有其自己的本地或全局41.000 MHz
时钟
)必须使用从节点1接收的消息的到达定时来确定节点1的本地
时钟
相对于其自身
浏览 1
提问于2018-11-20
得票数 0
1
回答
红帽Linux + UTC属性和hw
时钟
、
、
、
、
来自红帽文件读取的值的解释。UTC=是以下布尔值之一:false或no -硬件
时钟
设置为本地时间.关于UTC=true/false第二,当我们改变hw
时钟
时,会产生什么影响?我们为什么要改变它?
浏览 0
提问于2016-07-24
得票数 0
回答已采纳
2
回答
I2C从站是否有内部振荡器或外部
时钟
、
因此,我搞不懂从属设备/外设是由SCL还是其他
时钟
控制的。为什么我会感到困惑? 1.)我看到了一些I2C led外设的图片和规格,它们使用scl本身作为寄存器的输入
时钟
。现在Led是单
浏览 14
提问于2017-06-16
得票数 0
1
回答
linux下系统与硬件
时钟
的分离
、
、
我想把系统
时钟
和硬件
时钟
分开,硬件
时钟
是我先同步的。但现在我想改变两者:硬件
时钟
与UTC时间和系统的GPS时间。
浏览 0
提问于2015-04-07
得票数 -1
5
回答
RTC与系统
时钟
不同步
、
如何设置系统
时钟
与RTC (硬件
时钟
/ BIOS)同步。我正在编写一个脚本,它使用系统
时钟
来启动系统并发出警报。例如:当前系统
时钟
显示14:00 26.05.2016,RTC显示16:00小时。我阅读了hwclock的手册页,它显示了以下命令将RTC<
浏览 0
提问于2016-05-26
得票数 6
点击加载更多
扫码
添加站长 进交流群
领取专属
10元无门槛券
手把手带您无忧上云
相关
资讯
ptp同步时钟,ptp主时钟,gPTP,IEEE802.1AS,gPTP同步时钟模块
计算机的时钟(三):向量时钟
同步时钟分为几种-述泰同步时钟
什么是时钟电路?时钟原理及应用是什么?
2023 桌面时钟HTML源码
热门
标签
更多标签
云服务器
ICP备案
对象存储
腾讯会议
实时音视频
活动推荐
运营活动
广告
关闭
领券