腾讯云
开发者社区
文档
建议反馈
控制台
登录/注册
首页
学习
活动
专区
圈层
工具
MCP广场
文章/答案/技术大牛
搜索
搜索
关闭
发布
搜索
关闭
文章
问答
(16)
视频
开发者手册
清单
用户
专栏
沙龙
全部问答
原创问答
Stack Exchange问答
更多筛选
回答情况:
全部
有回答
回答已采纳
提问时间:
不限
一周内
一月内
三月内
一年内
问题标签:
未找到与 相关的标签
筛选
重置
1
回答
Zynq7000
PS DMA“完成”信号太快
TL;DR:
Zynq7000
PS内置DMA太快返回一个“完成”信号。当它(我想)已经填充了它的内部"MFIFO“并且不再需要访问数据源时,它似乎就发出了信号。
浏览 4
提问于2016-05-18
得票数 1
回答已采纳
2
回答
Xilinx SDK中用于
zynq7000
的Linux应用程序项目
我正在尝试创建一个在我的Zynq7020上运行的Linux应用程序。但是,我不理解Xilinx SDK是如何生成可执行文件的。非常感谢。
浏览 2
修改于2014-06-28
得票数 0
1
回答
如何将两个图像加载到zynq zedboard上
我试图用
zynq7000
在fpga上缝两幅图像。我找不到任何关于如何将两幅图像转储到板上的材料,然后得到输出,将图像并排放一边。任何线索都是非常感谢的。
浏览 1
修改于2018-04-02
得票数 0
回答已采纳
1
回答
如何在不使用PS逻辑的情况下将数据从FPGA写入DDR3存储器
我使用的是
zynq7000
家族的fpga,我想把数据从我的fpga写到微米ddr3 sdram存储器,而不使用PS逻辑(只使用PL) --我对基于存储器的设计很陌生,我可以帮助使用PL或任何参考来设计逻辑
浏览 6
修改于2021-07-17
得票数 0
1
回答
如何将一个大项目导入xilinx SDK并生成.elf?
我想将项目导入到xilinx SDK中,构建它,生成elf文件,并将其加载到Zedboard
Zynq7000
xc7z020clg484。或者,将项目加载到ARM内存中,构建并执行它。
浏览 0
提问于2015-04-28
得票数 0
1
回答
如何使用ARM Cortex A9中的SWI来启用IRQ中断?
我使用的是
zynq7000
,它由两个ARM皮层A9处理器组成。 我使用SDK将用C编写的程序连同在FSBL中生成的PlanAhead和位文件一起加载到闪存中。当我的程序开始运行时,处理器进入用户模式。
浏览 1
修改于2014-03-18
得票数 1
1
回答
使用Digilent Zybo开发板在Zynq上运行Ada
GPS还附带了一组针对
zynq7000
的XC7Z020运行时(据我所知)。在查看了BSP的这些目标之后,我认为生成的代码也应该运行在XC7Z010上,因为ARM核看起来是相同的。结果可能会有差异,在这种情况下,我将尝试根据现有的
zynq7000
BSP构建一个特定的运行时(Adacore已经记录了这个过程,并给出了一个生成新STM32F4 BSP的示例)。
浏览 1
修改于2018-03-20
得票数 3
回答已采纳
1
回答
Yocto:自定义图像/var/lib/dpkg丢失
我正在为配备了Xilinx
Zynq7000
的自定义电路板构建一个基于rocko (2.5.2)的自定义yocto镜像。要生成wic文件,我使用sdimage-sota.wks。
浏览 20
修改于2021-08-19
得票数 2
2
回答
ARM皮质-A9霓虹灯和VFP
我使用ARM Cortex-A9 (
zynq7000
),我想让霓虹灯SIMD,但,而不是,使用浮点,除非指定。
浏览 7
提问于2021-06-21
得票数 0
回答已采纳
3
回答
写入内存映射的IO。这个值需要多长时间才能被IO看到?
FPGA和ARM处理器都是
ZYNQ7000
系列设备的一部分。当我写到元素的地址时,我应该在哪里查找文档,或者一般机制是什么,以确保电路‘看到’这个写入?
浏览 3
修改于2017-08-19
得票数 0
2
回答
FreeRTOS堆位于DDR的哪个内存区域(Zynq700设备)?
我正在努力理解FreeRTOS中的内存管理概念,如果有人能证实我的理解,我将不胜感激 我有一台
Zynq7000
设备,其中我在SoC的FPGA端实现了一些自定义逻辑和AXI DMA控制器。
浏览 6
修改于2021-07-06
得票数 1
1
回答
在带cygwin的eclipse中对“`WinMain”的未定义引用(安装程序-x86_64)
/AngioJet/Firmware/src/Platform/
Zynq7000
" - I"C:/Accurev/AngioJet_Development_ver1/CS/ut/testsuites/Einstein/src/Platform/
Zynq7000
" -I"C:/Accurev/AngioJet_Development_ver1/
浏览 6
修改于2022-10-31
得票数 0
1
回答
从命令行测试自定义openSSL引擎
Successfuly initialized engine [A test engine for the ws sha256 hardware encryption module, on the Xilinx
ZYNQ7000
浏览 8
修改于2017-04-16
得票数 0
回答已采纳
0
回答
在Python中从C打印一个双精度值
有关更多信息,请参阅在
Zynq7000
FPGA+SoC上运行的lwIP回应服务器。我在Debian8上运行Python代码。双精度值是传感器的64位温度。#!
浏览 10
修改于2017-12-12
得票数 1
回答已采纳
2
回答
内核死机-未同步:未找到可用的init
我正在尝试通过SD卡在
Zynq7000
上运行Linaro Ubuntu桌面。
浏览 2
提问于2016-03-14
得票数 2
回答已采纳
1
回答
sysfs_create_group()不删除属性
我正试图在我的SoC (
Zynq7000
)的FPGA部分为DMA设备写一个驱动程序。通过在probe()函数中调用sysfs_create_group,我能够为我的每个设备创建一个属性。
浏览 107
提问于2020-05-19
得票数 0
领券