首页
学习
活动
专区
圈层
工具
发布
首页
学习
活动
专区
圈层
工具
MCP广场
社区首页 >专栏 >内存的分类

内存的分类

作者头像
233333
发布于 2018-03-07 07:20:40
发布于 2018-03-07 07:20:40
2.1K0
举报

一:SDRAM

SDRAM(Synchronous Dynamic Random Access Memory),同步动态随机存储器,同步是指 Memory工作需要同步时钟,内部的命令的发送与数据的传输都以它为基准;动态是指需要不断的刷新来保证数据不丢失;随机是指数据不是线性依次存储,而是自由指定地址进行数据读写。

SDRAM的一些参数:

(1)容量。SDRAM的容量经常用XX存储单元×X体×每个存储单元的位数来表示。例如某SDRAM芯片的容量为4M×4×8bit,表明该存储器芯片的容量为16 M字节。或128 M bit。  

(2) 时钟周期。它代表SDRAM所能运行的最大频率。显然,这个数字越小说明SDRAM芯片所能运行的频率就越高。  对于一片普通的PC-100 SDRAM来说,它芯片上的标识10代表了它的运行时钟周期为10  ns,即可以在100 MHz的外频下正常工作。例如芯片上标有7.5,表示它可以运行在133MHz的频率上。

(3) 存取时间。目前大多数SDRAM芯片的存取时间为5、6、7、8或10 ns,但这可不同于系统时钟频率。比如芯片厂家给出的存取时间为7 ns而不是存取周期。因此,它的系统时钟周期要长一些,例如10 ns,即外频为100 MHz。

(4) CAS的延迟时间。这是列地址脉冲的反应时间。现在大多数的SDRAM(当外频为100 MHz时)都能运行在CASLatency(CL)=2或3的模式下,也就是说,这时它们读取数据的延迟时间可以是两个时钟周期也可以是三个时钟周期。在SDRAM的制造过程中,可以将这个特性写入SDRAM的EEPROM中,在开机时主板的BIOS就会检查此项内容,并以CL=2这一默认的模式运行。  

(5)综合性能的评价。对于PC 100内存来说,就是要求当CL=3的时候,tCK(时钟周期) 的数值要小于10 ns,tAC要小于6 ns。至于为什么要强调是CL=3的时候呢,这是因为对于同一个内存条,当设置不同CL数值时,tCK的值很可能是不相同的,当然tAC的值也是不太可能相同的。总延迟时间的计算公式一般为:  总延迟时间=系统时钟周期×CL模式数+存取时间例如,某PC100内存的存取时间为6 ns,我们设定CL模式数为2(即CAS Latency=2),则总延迟时间=10 ns×2+6 ns=26 ns。这就是评价内存性能高低的重要数值。

主要应用于FPGA、内存中;

二:SRAM

SRAM(Static Random Access Memory),即静态随机存取存储器。它是一种具有静止存取功能的内存,不需要刷新电路即能保存它内部存储的数据。

三:DRAM

DRAM(Dynamic Random Access Memory),即动态随机存取存储器,最为常见的系统内存。DRAM 只能将数据保持很短的时间。为了保持数据,DRAM使用电容存储,所以必须隔一段时间刷新(refresh)一次,如果存储单元没有被刷新,存储的信息就会丢失。 (关机就会丢失数据)

四:DDR

DDR=Double Data Rate双倍速率同步动态随机存储器。严格的说DDR应该叫DDR SDRAM,人们习惯称为DDR,其中,SDRAM 是Synchronous Dynamic Random Access Memory的缩写,即同步动态随机存取存储器。

五、DDR2

DDR2z在DDR的基础上再次进行了改进,使得数据传输速率在DDR的基础上再次翻倍;

它们之间的区别:

SRAM:静态RAM,不用刷新,速度可以非常快,像CPU内部的cache,都是静态RAM,缺点是一个内存单元需要的晶体管数量多,因而价格昂贵,容量不大。 DRAM:动态RAM,需要刷新,容量大。 SDRAM:同步动态RAM,需要刷新,速度较快,容量大。 DDR:SDRAM:双通道同步动态RAM,需要刷新,速度快,容量大。

本文参与 腾讯云自媒体同步曝光计划,分享自作者个人站点/博客。
原始发表:2017-04-10 ,如有侵权请联系 cloudcommunity@tencent.com 删除

本文分享自 作者个人站点/博客 前往查看

如有侵权,请联系 cloudcommunity@tencent.com 删除。

本文参与 腾讯云自媒体同步曝光计划  ,欢迎热爱写作的你一起参与!

评论
登录后参与评论
暂无评论
推荐阅读
编辑精选文章
换一批
嵌入式中常用内存RAM浅析
随着嵌入式技术的不断发展,嵌入式芯片的内存也越来越大。从最开始的51单片机,然后是STM32,现在逐渐的跑操作系统,例如Linux等等。这就需要嵌入式工程师掌握RAM相关的知识,如何利用好RAM是一个很大的难题,同时也是嵌入式必备的知识储备。下面就总结一下ram相关的概念。
bigmagic
2020/03/17
2.8K0
曾经分不清的RAM知识,你现在搞明白了吗?
在计算机的组成结构中,有一个很重要的部分,就是存储器。存储器是用来存储程序和数据的部件,对于计算机来说,有了存储器,才有记忆功能,才能保证正常工作。
编程珠玑
2019/10/21
1.5K0
曾经分不清的RAM知识,你现在搞明白了吗?
FPGA逻辑设计回顾(9)DDR的前世今生以及演变过程中的技术差异
本篇作为有关DDR的相关知识的第一篇,先给出DDR的前生SDRAM以及演变DDR/DDR2/DDR3等的总体概念与区别,后面会细分技术细节。文章参考互联网以及国外各大网站以及文献,水平有限,若有疏漏,还请谅解。注:本文首发易百纳技术社区,FPGA逻辑设计回顾(9)DDR的前世今生以及演变过程中的技术差异[1]
Reborn Lee
2021/03/30
1.7K0
FPGA逻辑设计回顾(9)DDR的前世今生以及演变过程中的技术差异
DDR5 / 4/3/2:每一代DDR如何提高内存密度和速度
内存的关键指标包括内存大小,速度,较低的工作电压和更快的访问速度。DDR5支持8Gb至64Gb的内存,并结合了3200 MT / s至6400 MT / s的多种数据速率。DDR5的工作电压从DDR4的1.2V进一步降低到1.1V。
用户9732312
2022/05/13
2.6K0
DDR5 / 4/3/2:每一代DDR如何提高内存密度和速度
硬件介绍CPU显卡内存[通俗易懂]
一,CPU主频: 这是一个最受新手关注的指标,指的就是CPU内核工作的时钟频率(CPU Clock Speed)。通常所说的某款CPU是多少兆赫兹的,而这个多少兆赫兹就是“CPU的主频”。在学校经常听见一些人问,XXX网吧的CPU2.66G!XXX网吧的才2G,有人用2.66G的赛扬与2.0G-2.66G的P4比,这是无知的表现,和他们争是无意义的:)。主频虽与CPU速度有关系,但确对不是绝对的正比关系,因为CPU的运算速度还要看CPU流水线(流水线下面介绍)的各方面性能指标(缓存、指令集,CPU位数等)。因此主频不代表CPU的整体性能,但提高主频对于提高CPU运算速度却是至关重要的。主频的计算公式为:主频=外频*倍频。
全栈程序员站长
2022/08/31
2.2K0
内存条RAM详细指南
内存条,全称为Random-Access Memory(RAM),也称为随机存取存储器。它是电脑中用于暂时存储数据和程序以供CPU快速访问的部件。
久绊A
2024/05/29
5930
『计算机的组成与设计』-存储器层次结构
我们利用局部性原理将计算机存储器组织成为存储器层次结构(memory hierarchy)。存储器层次结构由不同速度和容量的多级存储器构成。 如果存储器需要的数据存放在高层存储器中的某个块中,则称为一次命中。命中率是在高层次存储器中找到数据的存储访问比例,是存储器层次结构性能的重要衡量指标。
1ess
2021/10/29
1K0
『计算机的组成与设计』-存储器层次结构
存储器基础扫盲
今天和大家浅谈一下存储器相关基础知识,如图1所示我做的一个脑图分类,我们按照这个分类逐一讲解。
工程师说硬件
2022/07/29
2K0
存储器基础扫盲
计算机的内存是如何实现的
内存 想必我们每个人都听过,但它是既熟悉又陌生,今天呢,我们就来解开 内存 的面纱。 注意:文章是之前发头条的,但头条有个问题就是时间一长文章就没有办法编辑了,所以后续会再这个平台上汇总
shengjk1
2025/05/16
1010
计算机的内存是如何实现的
C语言指针的值在哪里?在SRAM
这是我自己电脑的实测,最慢的反而是内存,算完是58.49G/s,L1居然到了2K G这个速度,L3是内存的大概3倍多。看时间L1和内存的时间是100倍。
云深无际
2024/08/21
1.3K0
C语言指针的值在哪里?在SRAM
DRAM、SRAM、NAND、DIMM、LOGIC-DDR存储芯片测试座解决方案
核心特点:基于电容电荷存储数据(1T1C结构),需定期刷新(64ms周期),密度高、成本低,用于主存。例如,DDR5-6400颗粒带宽达51.2GB/s,采用PRAC(逐行激活计数)技术防止过度激活。
ICsocketgirl
2025/07/14
3020
DRAM、SRAM、NAND、DIMM、LOGIC-DDR存储芯片测试座解决方案
【DSP笔记】TI官方例程中切换RAM、FLASH工程版本的方法
我们用Visual Studio来开发程序时,可以选择编译Debug版本,也可以选择编译Release版本。Debug版本为调试版本,Release版本为对外发布版本。
正念君
2019/11/27
2.9K0
ddr2 odt_ddr2电压
经常有人会说支持DDR2的主板存在偷工减料的现象。事实上这是由于DDR2内存中使用了一项新的ODT技术,它可以在提高内存信号稳定性的基础上 节省不少电器元件。主板终结是一种最为常见的终结主板内干扰信号的方法。在每一条信号传输路径的末端,都会安置一个终结电阻,它具备一定的阻值可以吸收反 射回来的电子。但是目前DDR2内存的工作频率太高了,这种主板终结的方法并不能有效的阻止干扰信号。若硬要采用主板终结的方法得到纯净的DDR2时钟信 号会花费巨额的制造成本。
全栈程序员站长
2022/09/30
1.7K0
超越时代的内存:解析DDR3、DDR4和DDR5在服务器中的对决
在现代数字化时代,服务器的性能和能力变得越来越关键。随着数据处理和存储需求的不断增长,内存(RAM)在服务器性能中扮演着至关重要的角色。在过去的几十年里,内存技术经历了多次革命性的变革,其中包括DDR3、DDR4和DDR5等内存标准的推出。本文将深入探讨这三种内存标准,比较它们在性能、能效、适用场景等方面的差异,帮助您了解如何选择适合您服务器需求的内存。
网络技术联盟站
2023/09/05
5.3K0
超越时代的内存:解析DDR3、DDR4和DDR5在服务器中的对决
软硬件融合技术内幕 基础篇 (6) —— 快马加鞭未下鞍
这是毛主席《十六字令三首》中的第一首,描述了骏马在崇山峻岭飞奔的场景。从今天开始,我们为大家介绍的就是计算机系统中的重要概念——存储器山,以及给大家讲述,计算机是如何在存储器山中飞奔的。
用户8289326
2022/09/08
6640
软硬件融合技术内幕 基础篇 (6) —— 快马加鞭未下鞍
关于半导体存储的最强入门科普
我们经常使用的U盘、TF卡、SD卡,还有电脑上使用的DDR内存、SSD硬盘,都属于另外一种存储技术。
鲜枣课堂
2022/12/30
1.2K0
关于半导体存储的最强入门科普
计算机组织结构(五) 内置存储器
📚 文档目录 合集-数的二进制表示-定点运算-BCD 码-浮点数四则运算-内置存储器-Cache-外存-纠错-RAID-内存管理-总线-指令集: 特征- 指令集:寻址方式和指令格式 Memory 存储器由一定数量的单元构成,每个单元可以被唯一标识,每个单元都有存储一个数值的能力. 地址:单元的唯一标识符(采用二进制). 地址空间:可唯一标识的单元总数. 寻址能力: 存储在每个单元中的信息的位数 大多数存储器是字节可寻址的,执行科学计算的计算机通常是64位寻址的. 半导体存储器 主存中广泛地运用了半导体芯片.
Rikka
2022/01/11
8370
计算机组织结构(五) 内置存储器
计算机组成原理期末总结「建议收藏」
如果想白嫖(点个关注也行啊),需要本文markdown或PDF文件下方评论留言留下邮箱看到即回
全栈程序员站长
2022/07/28
2.2K0
计算机组成原理期末总结「建议收藏」
ram和rom的区别_RAM和ROM各有什么特点
  1、EPROM:(Electrically Programmable Read-Only-Memory)电可编程序只读存储器
全栈程序员站长
2022/09/16
2.5K0
内存类型
 指内存所采用的内存类型,不同类型的内存传输类型各有差异,在传输率、工作频率、工作方式、工作电压等方面都有不同。目前市场中主要有的内存类型有 SDRAM、DDR SDRAM和RDRAM三种,其中DDR SDRAM内存占据了市场的主流,而SDRAM内存规格已不再发展,处于被淘汰的行列。RDRAM则始终未成为市场的主流,只有部分芯片组支持,而这些芯片组也逐渐退出了市场,RDRAM前景并不被看好。
Java架构师必看
2021/03/22
6640
推荐阅读
相关推荐
嵌入式中常用内存RAM浅析
更多 >
领券
问题归档专栏文章快讯文章归档关键词归档开发者手册归档开发者手册 Section 归档